
电气和热特性
4.2.2
处理器总线的交流规范
表8
提供处理器总线AC时序规格为MPC7410中定义
图4
和
图5中。
在提供时序规格为L2总线
第4.2.3节, “ L2时钟交流规范。 ”
表8.处理器总线AC时序规范
1
在推荐工作条件(见
表3)
400 , 450 , 500兆赫
参数
符号
2
民
输入设置
输入保持
输出有效时间:
TS
ARTRY , SHD0 , SHD1
所有其它输出
输出保持时间:
TS
ARTRY , SHD0 , SHD1
所有其它输出
SYSCLK输出使能
系统时钟输出高阻抗(除了ABB / AMON ( 0 )
ARTRY / SHD , DBB / DMON (0), SHD0 , SHD1 )
SYSCLK给ABB / AMON (O), DBB / DMON (0)高阻抗后
预充电
最大延迟到ARTRY , SHD0 , SHD1预充电
t
KHTSX
t
KHARX
t
KHOX
t
KHOE
t
KHOZ
t
KHABPZ
t
KHARP
0.5
0.5
0.5
0.5
—
—
—
—
—
—
—
3.5
1
1
ns
ns
t
系统时钟
t
系统时钟
3, 7, 9
3, 8, 9
9
t
KHTSV
t
KHARV
t
KHOV
—
—
—
3.0
2.3
3.0
ns
5
t
IVKH
t
IXKH
1.0
0
最大
—
—
ns
ns
ns
4
4
5, 6
单位
笔记
MPC7410 RISC微处理器硬件规格,版本6.1
飞思卡尔半导体公司
15