
IDT72V3612 3.3V , CMOS SyncBiFIFO
TM
64 x 36 x 2
商业级温度范围
t
CLK
t
CLKH
CLKA
FFA
高
CSA
t
ENS1
W / RA
t
ENS3
工商管理硕士
t
ENS2
ENA
t
DS
A0 - A35
ODD /
连
PEFA
注意:
1.写入到FIFO1 。
t
CLKL
t
ENS1
t
ENH1
t
ENH1
t
ENH3
t
ENH2
t
DH
W1
(1)
W2
(1)
无操作
t
ENS2
t
ENH2
t
ENS2
t
ENH2
t
PDPE
有效
t
PDPE
有效
4659 DRW 06
图3.端口写周期时序FIFO1
t
CLK
t
CLKH
CLKB
FFB
高
CSB
t
ENS1
W / RB
t
ENS3
MBB
t
ENS2
ENB
t
DS
B0 - B35
ODD /
连
PEFB
注意:
1.写入到FIFO2 。
t
CLKL
t
ENS1
t
ENH1
t
ENH1
t
ENH3
t
ENH2
t
DH
W1
(1)
W2
(1)
无操作
t
ENS2
t
ENH2
t
ENS2
t
ENH2
t
PDPE
有效
t
PDPE
有效
4659 DRW 07
图4.端口B写周期时序FIFO2
14