位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第0页 > LM3S8730-IQN50-A0 > LM3S8730-IQN50-A0 PDF资料 > LM3S8730-IQN50-A0 PDF资料2第31页

LM3S8730微控制器
通过控制器指令获取机制来读取,这可以保护区块的内容不
由控制器或者由调试器读取。
1.4.6
1.4.6.1
附加功能
存储器映射(见39页)
存储器映射列出的在存储器中的指令和数据的位置。的存储器映射的
LM3S8730控制器可在“存储器映射”第39页的注册地址仅作被发现
一个十六进制增量,相对于模块的基本地址,如图中的存储器映射。
该
ARM Cortex-M3技术参考手册
提供了关于存储器的进一步信息
地图。
1.4.6.2
JTAG TAP控制器(见43页)
联合测试行动组(JTAG)端口提供一个标准化的串行接口,用于控制所述
测试访问端口(TAP )和相关的测试逻辑。在TAP , JTAG指令寄存器和JTAG
数据寄存器可以用来测试组合印刷电路板的互连,获得
组件的制造信息,并观察和/或控制的输入和输出
正常运转时的控制器。 JTAG端口提供了可测性高,并
以低成本芯片级别的访问。
JTAG端口由5个标准的引脚:
TRST , TCK , TMS , TDI ,
和
TDO 。
数据
串行地发送到控制器上的
TDI
和移出控制器上
TDO 。
解释
这个数据是取决于TAP控制器的当前状态。有关的详细信息。
JTAG端口和TAP控制器的操作,请参考
IEEE标准1149.1-测试
访问端口和边界扫描结构。
在Luminary Micro JTAG控制器是与内置到Cortex -M3的ARM JTAG控制器
核心内容。这是通过复用所实现的
TDO
这两个JTAG控制器的输出。 ARM JTAG
指令选择ARM
TDO
输出,同时Luminary Micro JTAG指令选择Luminary
微
TDO
输出。多路复用器由Luminary Micro JTAG控制器控制,它的控制
综合编程的ARM , Luminary Micro和未执行的JTAG指令。
1.4.6.3
系统控制和时钟(见第54页)
系统控制决定了设备的整体操作。它提供有关信息
设备,控制器件和各个外设的时钟,并处理复位的检测
和报告。
1.4.6.4
休眠模块(见111页)
休眠模块提供了一种逻辑开关电源的主处理器和外设,
和唤醒外部或基于时间的事件。休眠模块包括上电顺序
逻辑,一对匹配寄存器,低电池电压检测电路,实时时钟和中断
信号发送给处理器。它也包括非易失性存储器64的32位字,可用于
在休眠过程中保存状态。
1.4.7
硬件细节
上管脚和封装的细节可以在下面的章节中找到:
■
“管脚图”在452页
■
453页上的“信号表”
2007年9月2日
初步
31