位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第690页 > LM3S811-IQN50 > LM3S811-IQN50 PDF资料 > LM3S811-IQN50 PDF资料1第30页

结构概述
独立的16x8发送( TX )以及16x12接收(RX ) FIFO,可减轻CPU中断服务的负担。
UART能够根据RX , TX ,调制解调器状态和错误单独屏蔽的中断
条件。该模块提供的任何时候中断是一个组合的中断
并且未被屏蔽。
1.4.4.2
SSI (页第13 267 )
同步串行接口( SSI )是一个4线双向的通信接口。
该Stellaris SSI模块提供了具有同步串行通信功能
外围设备,并且可以被配置为使用Freescale SPI , MICROWIRE或TI
同步串行接口的帧格式。所述数据帧的尺寸也可配置的,并且
可以介于4和16位,包括设定。
的SSI模块对从外围设备接收数据的串行 - 并行转换,
和并行到串行的发送到外围设备的数据转换。 TX和RX的通路
有内部FIFO负责缓冲,允许多达8个16位值进行单独存储。
这个SSI模块可以配置为主机或从机。作为从设备时, SSI
模块还可以被配置来禁用其输出,从而允许一个主设备要被连接
与多个从设备。
这个SSI模块还包含一个可编程的位速率时钟分频器和预分频器来产生
输出串行时钟从SSI模块输入的时钟信号。比特率是根据所述生成的
输入时钟和最大位速率是由所连接的外围设备来确定。
1.4.4.3
I
2
C( 302页第14 )
该集成电路间(I
2
C)总线通过一个两线双向数据传输
设计(串行数据线SDA和串行时钟线SCL) 。
在我
2
C总线接口,外部I
2
C器件诸如串行存储器( RAM和ROM ) ,
网络设备,LCD ,音频发生器等。在我
2
C总线,也可以用于系统
测试和产品的开发和制造诊断的目的。
在我的Stellaris
2
C模块中提供了与通信其它IC器件的能力
2
C总线。
在我
2
I2C总线支持能够发送和接收(读和写)数据的器件。
在我的设备
2
C总线可被指定为主机或从机。在我
2
I2C模块支持
发送和接收的数据为主机或从机,并且还支持同步
操作同时作为主站和从站。这四个我
2
C模式:主发送,主
接收,从发送和从机接收。
在我的Stellaris
2
标准( 100 Kbps)的和快速( 400 Kbps)的:C模块可以以两种速度运行。
无论是我
2
I2C主机和从机都能够产生中断。在我
2
C中间产生中断时,
一个发送或接收操作完成(或中止,由于错误) 。在我
2
I2C从生成
中断时,数据被发送或由主请求。
1.4.5
1.4.5.1
系统外设
可编程的GPIO ( 108页上的第8 )
通用输入/输出( GPIO )引脚提供灵活的各种连接方式。
该Stellaris GPIO模块由5个物理GPIO块,每个对应一个
GPIO端口。 GPIO模块遵循FiRM规范(遵循ARM IP基金会
对于实时微控制器规范)并支持4到32个可编程的输入/输出引脚。
可用的GPIO数目取决于正在使用的外设(见表18-4上
387页,提供给每个GPIO管脚的信号) 。
30
初步
2006年10月8日