添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第0页 > ATT3064-100H132I > ATT3064-100H132I PDF资料 > ATT3064-100H132I PDF资料3第65页
数据表
1997年2月
ATT3000系列现场可编程门阵列
电气特性
(续)
CS1/CS0
CS2
1 T
CA
WS
2 T
DC
D[7:0]
有效
3 T
CD
5 T
RBWT
CCLK
T
WTRB
4
RDY / BUSY
6 T
集团
8个CCLK
DOUT
5-3129(F)
注:本时序图的要求非常宽松;数据不需要被保持超过的上升沿
WS
.
会去主动
在合同到期后60纳秒
WS
.
将保持活跃的几微秒。
WS
可结束后立即置
.
图38.外设模式开关特性
表28.外设模式开关特性
信号
写信号
D[7:0]
RDY /
描述
需要有效的写入时间
的(声明
CS0
,
CS1
1,CS 2 ,
WS
)
要求DIN建立时间
要求DIN保持时间
RDY /
结束后延时
WS
最早下一页
WS
结束后
低压生成时间
1
2
3
4
5
6
符号
T
CA
T
DC
T
CD
T
WTRB
T
RBWT
T
100
60
0
0
2.5
最大
60
9
单位
ns
ns
ns
ns
ns
CCLK
注意事项:
在上电时,V
CC
必须上升,从2.0 V到V
CC
最小值小于25毫秒。如果这是不可能的, CON组fi guration可以通过按住被延迟
RESET
为低电平,直到V
CC
已达到4.0 V.一个很长的V
CC
上升>100毫秒,或nonmonotonically上升V时间
CC
可能需要>1 μs的高层次上
RESET
,随后于>6 μs的低电平
RESET
和D /
P
经过V
CC
已达到4.0 V.
CON组fi guration必须延迟,直到
INIT
所有的FPGA是高的。
从结束时间
WS
到CCLK周期进行数据的新字节取决于前一个字节处理的完成和的相位
为CCLK内部时序发生器。
CCLK和DOUT定时在从模式下进行测试。
T
表示该双缓冲并行 - 串行转换器尚未准备好接收新数据。最短的牛逼
发生在当一个
字节装入一个空的并行 - 串行转换器。最长的牛逼
当一个新的字被装入输入寄存器之前发生
二级缓存已经开始移出数据。
朗讯科技公司
65

深圳市碧威特网络技术有限公司