添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第0页 > ADSP-BF561WBBCZ-5A23 > ADSP-BF561WBBCZ-5A23 PDF资料 > ADSP-BF561WBBCZ-5A23 PDF资料2第12页
ADSP-BF561
保存完好。因为V
DDEXT
在这种模式下仍然提供所有的
外部管脚三态,除非另外指明。这使得
可被连接到处理器的其它设备有
仍然通电无图纸不必要的电流。该
内部电源稳压器,可唤醒被断言
RESET引脚。
电压调节
在ADSP -BF561处理器提供片上电压稳压
器,可以生成处理器的核心电压电平0.85 V至
1.30 V(指定的容差范围内,看到工作条件)
从外部2.25 V至3.6 V电源。
图4
显示的典
完成所需功率的iCal的外部元件
管理系统。该调节器控制的内在逻辑
电压电平,是可编程的电压调节器
在50 mV的增量控制寄存器( VR_CTL ) 。为了减少
待机功耗,内部电压调节器能
进行编程,以切断电源到处理器内核,而
保持I / O电源(V
DDEXT
)提供。而在休眠
状态,V
DDEXT
仍然可以应用,从而省去了
外部缓冲器。电压调节器可以从激活
通过RESET该断电状态,这样会ini-
tiate引导顺序。该稳压器还可以被禁用,
在绕过用户的自由裁量权。
内部电压调节功能不可用的自动
动机档次机型。外部电压调节需要
确保这些部件的正常运行。
省电
如图
表4
在ADSP -BF561支持两种不同的
电源域。使用多个电源域提供最大的
灵活性,同时保持符合行业标
dards和约定。通过隔离的内部逻辑
ADSP -BF561到它自己的电源域,独立于I / O的
该处理器可以动态电源管理优势
精神疾病,在不影响I / O设备。没有
排序要求的各种电源域。
表4. ADSP -BF561电源域
电源域
所有的内部逻辑
I / O
V
DD
范围
V
DDINT
V
DDEXT
由处理器的功耗是的主要功能
所述处理器的时钟频率和操作的平方
电压。例如,降低时钟频率25%
结果在动态功耗减少25 %,而
由25%减少的电压降低动态功耗
超过40 % 。此外,这些功率节省是加性的
如果时钟频率和电源电压都降低,
积蓄力量,可显着。
在ADSP -BF561的动态电源管理功能
允许两个处理器的输入电压(V
DDINT
)和时钟频率
昆西(F
CCLK
)被动态地控制。
在功耗节省可用的建模
省电因子和%节电计算。
的功率节省因子计算如下:
省电因素
f
CCLKRED
V
DDINTRED 2
t
--------------------
×
-------------------------
×
----------
-
-
-
=
f
CCLKNOM
V
DDINTNOM
t
其中,在所述方程中的变量是:
f
CCLKNOM
是标称内核时钟频率
f
CCLKRED
是减小的核心时钟频率
V
DDINTNOM
是标称内部电源电压
V
DDINTRED
是减小的内部电源电压
t
是时间的运行
f
CCLKNOM
t
是时间的运行
f
CCLKRED
百分比降低功耗的计算公式为:
%节电
=
(
1
省电因素
) ×
100%
2.25V至3.6V
输入电压
范围
V
DDEXT
(低电感)
SET脱钩
电容器
+
100F
100nF
+
100F
FDS9431A
10F
低ESR
100F
ZHCS1000
10H
V
DDEXT
V
DDINT
+
VR
OUT
短和低
的电感线
注:设计师应尽量减少
走线长度FDS9431A 。
VR
OUT
GND
图4.稳压电路
稳压器布局指南
稳压器的外部元件贴装,电路板布线,并
旁路电容都注入了对噪音的效果显著
到芯片上的其它模拟电路。该VROUT1-0痕迹
和电压调节器的外部元件应consid-
在做电路板布局时ERED噪声源和不应该
路由或附近放置在敏感的电路或元件
板。所有内部和I / O电源应该很好
旁路尽可能靠近旁路电容
ADSP -BF561处理器成为可能。
版本B
|页12 64 |
2007年6月

深圳市碧威特网络技术有限公司