添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第0页 > ADSP-BF561WBBCZ-5A23 > ADSP-BF561WBBCZ-5A23 PDF资料 > ADSP-BF561WBBCZ-5A23 PDF资料2第10页
ADSP-BF561
DMA通道,一个用于发送,一个用于接收。这些
DMA通道具有较低的默认优先级比大多数DMA
因为它们的使用率相对较低的渠道。
波特率,串行数据格式,错误代码生成和
状态和中断的UART口是可编程的。
UART的可编程特性包括:
支持的比特率范围为(F
SCLK
/ 1,048,576 )每个位
第二至(f
SCLK
/ 16 )比特每秒。
支持的数据格式,从7位,每12位
框架。
两个发送和接收操作可以被配置为
产生可屏蔽中断的处理器。
在UART端口的时钟速率的计算公式为:
f
SCLK
-
UART时钟速率
= ----------------------------------------------
16
×
UART_Divisor
其中16位UART_Divisor来自UART_DLH
注册(最显著8位)和UART_DLL寄存器(至少
显著8比特) 。
在与通用定时器联合使用
支持自动波特率检测。
UART的功能被进一步扩展与支持
为红外数据协会( IrDA)的串行红外物理
层连接规范( SIR )协议。
中断功能。定义为输入的PFx引脚CON组
算了,产生硬件中断,而输出的PFx
管脚可被配置成生成软件中断。
中断标志寄存器的敏感性 - 这些寄存器指定
是否每个PFx引脚是电平还是边沿敏感
并指定,如果是边沿敏感的,无论是刚上升沿
或信号的上升沿和下降沿两者都是显
着。一个寄存器选择敏感的种类,以及一个
注册选择其中边缘的边缘显著
敏感性。
并行外设接口
在ADSP -BF561处理器提供两个并行外设
接口( PPI0 , PPI1 ),可直接连接到并行A / D
和D / A转换器,视频编码器和解码器,以及其他
通用的外围设备。 PPI包括一个专用的
时钟引脚,多达3个帧同步引脚和多达
16个数据引脚。输入时钟支持并行数据传输速率高达
f
SCLK
/ 2兆赫,而同步信号可以被配置
为输入或输出。
PPI的支持各种通用和ITU-R 656
的操作模式。在通用模式中, PPI提供
半双工,具有高达16位的双向数据传输
数据。多达3个帧,还提供同步信号。
在ITU-R 656模式下, PPI提供半双工,双向的方向
8位或10位视频数据tional传输。此外,片上
的起始行的嵌入式(SOL)解码和启动字段 - ( SOF)的
支持前导包。
可编程标志(的PFx )
在ADSP -BF561有48个双向通用I / O,
可编程标志( PF47-0 )引脚。一些可编程标志
针所使用的外围设备(见
在第17引脚说明) 。
当未用作外设销,每个可编程标志可以
单独地通过操纵该标志控制的控制
状态,并中断寄存器如下:
标志方向控制寄存器 - 指定的方向
每个独立的PFx引脚为输入或输出。
标记控制和状态寄存器 - 而不是强迫
软件使用一个读 - 修改 - 写过程中控制
个人标志的设置, ADSP -BF561采用
“写一个集”和“写一个清除”机制
允许要设置单独的标志的任何组合或
清除在单个指令中,在不影响的水平
任何其他标志。设置两个控制寄存器,一个
寄存器被写入到以设置标志值,而
另一个寄存器写入到以明确的标志值。
读标志状态寄存器允许软件interro-
门的标志的意义。
标志中断屏蔽寄存器 - 寄存器,这些让每个
独立的PFx引脚为中断,以亲
处理器。类似的用于将标记控制寄存器
设置和清除标志值,一个标志中断屏蔽
寄存器用于设置位,以允许中断功能,而
其他标志中断屏蔽寄存器清零,以禁用
通用模式说明
的PPI的通用模式,意在适应
各种各样的数据采集和传输的应用程序。
三种不同的子模式的支持:
输入模式 - 帧同步和数据输入到PPI 。
帧捕获模式 - 帧同步信号是从输出
PPI ,但数据输入。
输出模式 - 帧同步和数据从输出
PPI 。
输入模式
输入模式是用于ADC的应用,以及视频
硬件信令通信。在其最简单的形式中,
PPI_FS1是外部帧同步输入,控制时,
读取数据。该PPI_DELAY MMR允许的延迟(以
PPI_CLK接收这个帧同步的和之间的周期)
数据的起始读取。输入数据采样的数目是
用户可编程的,并且由所述内容定义的
PPI_COUNT寄存器。 PPI的支持8位和10位
通过16位数据,并且是可编程的,在
PPI_CONTROL寄存器。
帧捕捉模式
帧捕获模式允许视频源极(S )来充当奴隶
(例如,用于帧捕获) 。在ADSP -BF561处理器的控制
当从视频源(多个)读取。 PPI_FS1是HSYNC
输出PPI_FS2是一个VSYNC输出。
版本B
|页10 64 |
2007年6月

深圳市碧威特网络技术有限公司