
LTC4253
PI FU CTIO S
截至SENSE测得的故障电流。赔偿金
电容C
C
在GATE稳定这个循环。比较器
监视器门,以确保它是低,允许一个前
最初的时间周期, GATE过压后斜坡上升
限流故障后的事件或重启。在GATE
启动时,第二比较器检测到内2.8V门
V的
IN
前PWRGD1可以设置和电源良好
顺序启动。
漏极(引脚10 ) :
漏检测输入。连接一个外部
最终电阻R
D
该引脚与MOSFET的漏极之间
(V
OUT
)允许低于6.15V ,电流电压传感器
反馈定时器。比较器检测是否漏
下面2.385V和与门高compara-一起
器,设置PWRGD1标志。如果V
OUT
高于V
DRNCL
中,
漏极钳位在大约V
DRNCL
. R
D
电流
租金在内部乘以8 ,并添加到计时器的
在断路器故障周期200μA 。这降低了
故障时间和MOSFET发热。
OV (引脚11 ) :
过电压输入。活性高门槛
在OV引脚设置为6.15V与0.3V迟滞。如果OV >
6.15V , GATE拉低。当OV返回低于5.85V ,
GATE启动开始没有初始定时周期。如果OV
发生在一个初始的定时周期中,初始
定时周期重新启动后, OV消失。 OV不
复位锁定故障或PWRGD1标志。内部UVLO
在V
IN
始终覆盖OV 。一个1nF至10nF电容在0V
防止瞬变和开关噪声的影响
OV阈值和防止故障的大门。
UV(引脚12 ) :
在电压输入。有源低阈值
旧的UV引脚设置为2.925V与0.3V迟滞。如果
UV < 2.925V , PWRGD1拉大,无论是GATE和定时器
拉低。如果紫外线高于3.225V ,这个启动的初始
定时周期之后GATE启动。内部UVLO
在V
IN
始终覆盖UV 。低处的UV复位内部
故障锁存器。一个1nF至10nF电容,在紫外线防止转录
sients并从影响紫外线开关噪声门限
孩子,防止毛刺GATE引脚。
TIMER (引脚13 ) :
定时器的输入。计时器被用于生成一个
在启动时初始定时延迟,并且延迟在关机
事件输出过载(断路器故障)的。定时器
开始的初始定时周期,当满足下列条件
得到满足:复位为低,紫外线高, OV为低电平,V
IN
清零
UVLO , TIMER引脚为低电平时, GATE引脚比V低
GATEL
, SS
< 0.2V和V
SENSE
-V
EE
& LT ; V
CB
。 5μA的上拉电流
随后C充电
T
,产生时间延迟。如果C
T
收费
V
TMRH
( 4V)时,定时周期终止。 TIMER迅速
拉低和GATE被激活。
如果SENSE超过50mV的同时GATE为高时,电路
断路器周期始于200μA上拉电流charg-
ING
T
。如果漏极在这个周期是大约7V ,则
计时器上拉为8 我附加电流
DRN
。如果SENSE
低于50mV的前计时器达到4V ,一个5μA上拉
下拉电流会缓慢释放了C
T
。在事件将c
T
最终集成到V
TMRH
( 4V )阈值时,
断路器跳闸, GATE迅速拉低和
PWRGD1拉大。定时器锁存高配5μA上拉
了源代码。这种锁定故障可以通过驾驶被清除
RESET高电平,直到定时器被拉低。其他的方法
清除故障包括拉V
IN
脚瞬间
下面(V
LKO
– V
LKH
) ,拉定时器的低与外部
设备或低于2.925V拉紫外线。
SQTIMER (引脚14 ) :
排序定时器输入。在SE-
quencing计时器提供了一个延时T
SQT
对于电源良好
测序。这个延迟是通过连接一个编程
适当的电容此引脚。如果SQTIMER电容
被省略,从0V SQTIMER销斜面至4V左右
300s.
EN3 (引脚15 ) :
电源良好状态输出三个启用。
这是一种用来控制一个TTL兼容输入
PWRGD3输出。当EN3被拉低, PWRGD3会
高。当EN3为高, PWRGD3将变低
提供PWRGD2已经活跃了超过一个
电源良好顺序延时(T
SQT
) 。 EN3可用于
电源控制好序的。该引脚在内部
由120μA电流源拉低。
PWRGD3 (引脚16 ) :
电源良好状态输出三。
电源良好序列开始PWRGD1闭锁活跃
低。 PWRGD3将锁存低电平后EN3变高,
经过一个电源好序延时T
SQT
通过提供
测序计时器从时间PWRGD2变低,
后者为准。 PWRGD3由PWRGD1复位
去高或EN3变低。该引脚在内部上拉
高以50μA电流源。
4253f
U
U
U
11