位置:首页 > IC型号导航 > 首字符W型号页 > 首字符W的型号第28页 > WV3DG72256V-AD2 > WV3DG72256V-AD2 PDF资料 > WV3DG72256V-AD2 PDF资料1第6页

怀特电子设计
经营AC参数
133/100
参数
CLK周期时间
CLK到有效输出延迟
输出数据保持时间
CLK高脉冲宽度
CLK低脉冲宽度
输入建立时间
输入保持时间
CLK到输出中低Z
CLK输出在高阻
CAS延时= 3
CAS延时= 2
CAS延时= 3
CAS延时= 2
CAS延时= 3
CAS延时= 2
CAS延时= 3
CAS延时= 2
符号
t
CC
t
SAC
t
OH
t
CH
t
CL
t
SS
t
SH
t
SLZ
t
HZ
3
–
2.5
2.5
1.5
0.8
1
民
7.5
–
WV3DG72256V-AD2
初步*
最大
1,000
5.4
–
单位
ns
ns
ns
ns
ns
ns
ns
ns
笔记
1
1, 2
2
3
3
3
3
2
5.4
–
ns
注:1.参数取决于编程CAS延迟。
2.如果时钟上升时间长于1ns的, (文/ 2-0.5 )纳秒应该被添加到该参数。
3.假设输入的上升和下降时间(tr & TF) = 1ns的。如果TR &tf低于1ns的时间越长,短暂的时间
补偿,应考虑,即[ (文= TF) / 2-1]纳秒应该被添加到该参数。
2006年1月
第0版
6
怀特电子设计公司 ( 602 ) 437-1520 www.wedc.com