位置:首页 > IC型号导航 > 首字符X型号页 > 首字符X的型号第228页 > X98024L128-3.3-Z > X98024L128-3.3-Z PDF资料 > X98024L128-3.3-Z PDF资料1第9页

X98024
引脚说明
符号
R
IN
1
G
IN
1
B
IN
1
RGB
GND
1
针
7
12
19
13
描述
模拟输入。红色通道1, DC到0.1μF的情侣或交流耦合。
模拟输入。绿色通道1.直流通过0.1μF的情侣或交流耦合。
模拟输入。蓝色通道1.直流通过0.1μF的情侣或交流耦合。
模拟输入。在DC信道1的用于R , G接地参考,和B输入端耦接的配置。
连接到同一接地通道1的R,G和B的终端电阻器。这个信号中未使用的
交流耦合配置,但引脚仍应被连接到GND
A
.
模拟输入。绿同步。连接至G
IN
1 ,通过一个0.01μF的电容串联一个500Ω的电阻。
数字输入, 5V容限, 240mV的滞后, 1.2KΩ阻抗接地
A
。连接到通道1的水平同步
通过一个680Ω串联电阻信号。
数字输入, 5V容限, 500mV的滞后。连接到通道1的VSYNC信号。
模拟输入。红色通道2. DC到0.1μF的情侣或交流耦合。
模拟输入。绿色通道2. DC到0.1μF的情侣或交流耦合。
模拟输入。蓝色通道2. DC到0.1μF的情侣或交流耦合。
模拟输入。在DC信道2的用于对R,G接地参考,和B输入端耦接的配置。
连接到同一接地通道1的R,G和B的终端电阻器。这个信号中未使用的
交流耦合配置,但引脚仍应被连接到GND
A
.
模拟输入。绿同步。连接至G
IN
1 ,通过一个0.01μF的电容串联一个500Ω的电阻。
数字输入, 5V容限, 240mV的滞后, 1.2KΩ阻抗接地
A
。连接至通道2的水平同步
通过一个680Ω串联电阻信号。
数字输入, 5V容限, 500mV的滞后。连接至通道2的垂直同步信号。
数字输入, 5V容限。当高时,改变了180度的像素的采样相位。在切换框架
VSYNC时率,使2倍欠采样对连续帧奇数和偶数像素。领带
D
GND
如果未使用。
数字输入, 5V容限,低电平有效, 70kΩ的上拉至V
D
。以低至少1μs的再高再
复位X98024 。该引脚是没有必要的正常使用,并且可以直接连接到V
D
供应量。
模拟输入。连接到外部23MHz到27MHz的晶振和负载电容(见晶体规格为
推荐负载) 。典型的振荡幅度为1.0V
P-P
围绕0.5V 。
模拟输出。连接到外部23MHz到27MHz的晶振和负载电容(见晶体规格为
推荐负载) 。典型的振荡幅度为1.0V
P-P
围绕0.5V 。
3.3V数字输出。在f缓冲晶体时钟输出
XTAL
或f
XTAL
/ 2 。可作为系统时钟等
系统组件。
数字输入, 5V容限。地址=当接低电平0x4C ( 0x98在全局包括R / W位) 。地址=送出0x4d ( 0x9A执行
其中R / W位)时,接高电平。
数字输入, 5V容限, 500mV的滞后。串行数据时钟的2线接口。
双向数字I / O,开漏输出, 5V容限。串行数据I / O的2线接口。
3.3V数字输出。红色信道,主像素数据。当三态58K下拉。
3.3V数字输出。红通道,次要的像素数据。当三态58K下拉。
3.3V数字输出。绿色通道,主要的像素数据。当三态58K下拉。
3.3V数字输出。绿色通道,二次像素数据。当三态58K下拉。
3.3V数字输出。蓝色通道,主要的像素数据。当三态58K下拉。
3.3V数字输出。蓝色通道,次要的像素数据。当三态58K下拉。
3.3V数字输出。数据时钟输出。等于像素时钟速率在24位模式下,一个半象素时钟速率在48
位模式。
3.3V数字输出。逆DATACLK的。
SOG
IN
1
HSYNC
IN
1
VSYNC
IN
1
R
IN
2
G
IN
2
B
IN
2
RGB
GND
2
14
33
44
22
24
28
25
SOG
IN
2
HSYNC
IN
2
VSYNC
IN
2
CLOCKINV
IN
26
34
45
41
RESET
XTAL
IN
XTAL
OUT
XTALCLK
OUT
SADDR
SCL
SDA
R
P
[7:0]
R
S
[7:0]
G
P
[7:0]
G
S
[7:0]
B
P
[7:0]
B
S
[7:0]
DATACLK
DATACLK
46
39
40
47
48
50
49
112-119
100-107
90-97
80-87
68-75
55-62
121
122
9
FN8220.3
2006年3月8日