
ZiLOG公司
Z89223/273/323/373
16位数字信号处理器, A / D转换器
Bank13 / EXT0 ( LSB )
D7 D6 D5 D4 D3 D2 D1 D0
Bank13 / EXT0 (MSB)
D15 D14 D13 D12 D11 D10 D9 D8
CSEL0
CSEL1
(保留)
扫描
四
DIV0
DIV1
DIV2
ADST0
ADST1
ADIE
ADIT
ADCINT
(保留)
ADE
图29. ADCTL寄存器( LSB)的
表18. A / D预分频值(位7 , 6 , 5 )
DIV2
0
0
0
0
1
1
1
1
DIV1
0
0
1
1
0
0
1
1
DIV0
0
1
0
1
0
1
0
1
A / D预分频器
(水晶除以)
8
16
24
32
40
48
56
64
图30. ADCTL寄存器( MSB)中
ADE (第15位) 。
“0”禁止任何A / D转换或AC-
cessing任何A / D寄存器,除了写ADE位。
“1”使所有的A / D的访问。
保留(位14 , 13)。
留作将来使用。
ADCINT ( 12位) 。
A / D转换器中断位是只读的。该
ADCINT将重置每次这个寄存器写入时间。
ADIT ( 11位) 。
选择时,设置A / D中断,如果IN-
中断随时启用( ADIE = 1)。 “0”值设定在 -
第一A / D转换后中断完成。值
“1”设置之后的第四个A / D转换中断
完整的。
ADIE ( 10位) 。
A / D中断使能。 “0”显示的值
表19.操作模式(位4,3)
四
0
0
1
1
扫描
0
1
0
1
选项
转换所选通道的4倍,
然后停止
转换选定的通道,
然后停止。
转换4个通道,
然后停止。
转换4个通道
不断。
禁止进入A / D中断。 “1”时,允许A / D输入
中断。
表21 -START (位9,8 )
ADST1
0
0
1
1
ADST0
0
1
0
1
选项
转换开始时,这
寄存器写入。
转换开始每INT1
中断配置寄存器
转换开始于C / T2
超时。
转换开始于C / T0
超时。
表20.信道选择(位1,0)
CSEL1
0
0
1
1
CSEL0
0
1
0
1
通道
AN0
AN1
AN2
AN3
有四个A / D转换结果寄存器。看到EXT注册
分配在不同的银行的位置。
DS000202-DSP0599
39