
Z9953
3.3V , 180MHz的,多输出零延迟缓冲器
AC参数
符号
TR / TF
FREF
FrefDC
FVCO
TLOCK
TR / TF
FOUT
1
参数
TCLK输入上升/下降
参考输入频率
参考输入占空比
PLL VCO锁定范围
最大PLL锁定时间
2
民
25
25
200
4,5
典型值
最大
3.0
110
75
500
10
1.0
110
62.5
200
单位
ns
兆赫
%
兆赫
ms
ns
兆赫
条件
输出时钟的上升/下降时间
0.10
50
25
0.8V至2.0V
VCO_SEL ='0'
VCO_SEL ='1'
旁路模式
最大输出频率
FoutDC
TCCJ
TSKEW
tPD的
tpZL ,
tpZH
tPLZ ,
tPHZ
tPD的
输出占空比
4,5
45
50
55
100
%
ps
ps
ps
ns
ns
ns
循环周期抖动(峰
4,5
峰)
任何输出到任何输出偏斜
输入FB_IN延迟( PLL
3,4,5
锁定)
输出使能时间(所有输出)
输出禁止时间(所有输出)
输入Q延迟( PLL旁路)
3
4,5
-
-75
-
-
250
125
6
7
7
VDD = VDDC = 3.3V +/- 5 % , TA = -40 ° C至+ 85°C
°
°
注1 :
参数通过设计和特性保证。不是100 %生产测试。
注2 :
最大和最小输入值是由VCO锁定范围的限制。
注3 :
该TPD ( PLL锁定)是输入参考频率相关。
注4 :
驱动串联或并联的端接50Ω (或50Ω至VDD / 2 )的传输线。
注5 :
输出满载30pF的各
描述
在Z9953是一个基于PLL的时钟发生器,可提供低偏移和低抖动时钟输出的高性能
系统。在Z9953采用差分PLL来最小化周期到周期和相位抖动。该PLL是
确保给定的,该压控振荡器构成为200MHz的至500MHz之间运行的稳定运行。
输入参考的差分LVPECL时钟。所有其他的控制输入是LVCMOS / LVTTL兼容
在Z9953设有9个LVCMOS / LVTTL兼容输出每个可驱动两个系列的50Ω端接
传输线。有了这个功能的Z9953拥有一个有效的扇出1:18 。输出也可以是三态时,
MR / OE #被设置为高。
时作为零延迟缓冲器使用任何的9输出可以被用作反馈输入到PLL。该PLL工程
对齐与输入参考边缘,从而产生一个接近零延迟的输出边。
赛普拉斯半导体公司
http://www.cypress.com
文件编号: 38-07086牧师* B
12/26/2002
第4 6