添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符Z型号页 > 首字符Z的型号第75页 > ZL30119_06 > ZL30119_06 PDF资料 > ZL30119_06 PDF资料1第18页
ZL30119
1.6
可配置的输入至输出和输出至输出延迟
数据表
该ZL30119可用于控制输入至输出和输出至输出的可编程静态延迟补偿
其时钟和帧脉冲延迟。
所有锁定DPLL1输出频率合成器( SONET / SDH , P0 , P1 ,信息反馈)的可配置为超前或滞后
使用所选择的输入参考时钟
DPLL1精细延迟。
的延迟被编程与步骤119.2 ps的
的范围从-128到127的步骤,以15.14纳秒给人以-15.26纳秒的范围内的总延迟调整。负
数值延迟输出时钟,正值推进的输出时钟。被锁定到DPLL2合成器
不受该延迟调整。
除了在DPLL1路径引入的细延时, SONET / SDH, P 0 , P 1和合成具有
能够添加使用了自己的优秀延迟调整
P0精细延迟, P1精细延迟,
SDH精细延迟。
这些延迟也是可编程的,步长为119.2 ps的射程为-128到+127步骤。
除了这些延迟时, SONET / SDH, P 0 , P 1和合成器的单端输出时钟可以
通过使用90,180和270度独立地偏移
粗延迟,
与SONET / SDH的差分输出
可以通过-1.6纳秒, 0纳秒, 1.6纳秒或使用3.2 ns的独立延迟
差异延迟。
输出帧脉冲
( SONET / SDH, P0),可以独立地相对于彼此使用偏移
FP延迟。
粗延迟
P0
合成
粗延迟
FP延迟
FP延迟
粗延迟
粗延迟
p0_clk0
p0_clk1
p0_fp0
p0_fp1
p1_clk0
p1_clk1
diff0
diff1
sdh_clk0
sdh_clk1
sdh_fp0
sdh_fp1
FB_CLK
DPLL2
P0精细延迟
P1精细延迟
P1
合成
延迟差异
延迟差异
DPLL1
SDH精细延迟
SONET / SDH的
APLL
粗延迟
粗延迟
FP延迟
FP延迟
反馈
合成
DPLL1精细延迟
图7 - 相位延迟调整
18
卓联半导体公司

深圳市碧威特网络技术有限公司