
AN1504/D
28.6300 NS
31.1300 NS
33.6300 NS
CH 。 3 = 150.0 mV /格
START = 30.8500 NS
STOP = 31.5600 NS
时基= 500 PS / DIV
DELTA T = 710.0 PS
图4.亚稳态触发器的输出响应
在图5所示的触发器可以被分成两个
功能模块:主锁存器和从锁存器。下
最佳操作条件的时钟为低时,数据
到达输入给主锁存器;指定后
建立时间的时钟输入端被提升至较高的水平,并且
数据被锁存。当该时钟信号变为低电平状态,
该电路的从属部分变得透明和
被锁存的数据传送到输出端。在输入变化
将没有对输出的影响,当“从属锁存器”是
透明的。
主从锁存器分别由两个
小节:数据与再生(图5 ) 。自从
主锁存器接收来自外部源的信号,它是
部分最容易受到亚稳态问题。当
该时钟信号变为高状态中的电流的主
从再生锁存时钟差分对切换
主锁存器
到数据侧。如果设置和保持时间观察到的
电路将正常工作。然而,如果数据和时钟
信号改变,使得所述的建立和保持时间是
侵犯,数据差分对,再生
差分对和时钟的差分对用于主
将共享相同的开关电流。此外不会有
有足够的电流来进行充电和放电晶体管
寄生电容,创建通过一个RC反馈回路
数据和再生差分的集电极节点
对。因此,主锁存器进入亚稳态其中
出现在输出端,因为从锁存器是透明的
在这些条件下。理论上,不存在上
势必对时间的长短这个亚稳状态可以持续,
虽然在实践中的电路做最终离开
亚稳区。
V
CC
数据
蓄热
数据
SLAVE
LATCH
蓄热
数据
RESET
数据
SET
时钟
时钟
V
CS
V
EE
图5. ECLinPS D触发器
http://onsemi.com
3