
初步的技术数据
复位功能
当RESET引脚被拉低时,DAC缓冲器
断开, DAC输出VOUT0至VOUT39是
通过一个10kΩ的电阻连接到其关联SIGGND信号。上
RESET的上升沿, AD5370状态机启动
复位序列来复位的X, M和C寄存器为默认
值。该序列通常需要300μS和用户应
没有写在这段时间的一部分。当复位序列
是完整的,并提供了CLR为高电平时, DAC输出将
处于由默认寄存器设置指定的电位,
将相当于SIGGGND 。 DAC输出将保持
在SIGGND直到X,M或C寄存器的更新和LDAC
被拉低。
AD5370
DAC输出立即更新后, BUSY变为
高。用户还可以保持LDAC输入永久较低。在
这种情况下,在DAC之后的BUSY立即输出更新
变高。
如后所述, AD5370具有灵活的寻址
允许写入数据到一个单一信道,在所有信道
组,在组04或14个,或所有的相同的信道
通道中的装置。这意味着, 1 , 5,8或40 X 2寄存器
值可能需要计算和更新。因为只有
一个乘法器40信道之间共享的,这个任务必须是
顺序地完成的,因此在BUSY脉冲的长度将变化
根据信道的数量进行更新。
表7. BUSY脉冲宽度
行动
加载X1A , X1B ,C或M 1通道
加载X1A , X1B ,C或M为5个通道
加载X1A , X1B ,C或M 8个信道
加载X1A , X1B ,C或M为40个频道
BUSY脉冲
宽度(微秒最大)
1.25
3.25
4.75
20.75
明确的功能
CLR为低电平有效的输入应该是高为正常
操作。 CLR引脚在内部500kΩ的上拉下来
电阻器。当CLR为低电平时,输入到各DAC的输出的
缓冲级, VOUT0至VOUT39 ,被切换到外部
设置相关SIGGND销势。当CLR为低电平时,所有
LDAC脉冲都被忽略。当CLR被拉高一遍,
DAC输出保持清零状态,直到LDAC被拉低。该
输入寄存器和DAC寄存器0到39的内容都没有
受取CLR低。为了防止故障出现在
输出CLR应提请低时输出
跨度是通过写失调DAC进行调整。
BUSY脉冲宽度= (通道1的(人数) × 500纳秒) + 250ns的
BUSY和LDAC功能
的X2 (A或B )寄存器的值是在每次计算
用户将新数据写入到相应的X 1 ,C或M寄存器。
在X2的计算, BUSY输出变为低电平。而
BUSY为低电平时,用户可以继续将新数据写入到X1 ,
M或C寄存器,但DAC输出更新才能进行。
DAC输出是通过将LDAC输入引脚低电平更新。如果
LDAC变为低电平时, BUSY处于活动状态,则LDAC事件存储
DAC输出立即更新后, BUSY变为
高。用户还可以保持LDAC输入永久较低。在
这种情况下, DAC输出立即更新后, BUSY变为
高。 BUSY也变低,大约为500ns ,每当
在A / B选择寄存器写入。
在BUSY引脚是双向的,有50 kΩ的内部上拉
电阻器。其中多个AD5370器件可以在一个用于
系统中的BUSY引脚可以连在一起。这是有用的,其中
它是必需的,在任何设备不DAC的更新,直到所有
其它DAC都准备好了。当每个设备已完成更新
在X2 ( A或B)寄存器将释放BUSY引脚。如果另一
设备尚未完成更新X2寄存器将举办BUSY
低,从而延缓了LDAC变为低电平的效果。
DAC输出是通过将LDAC输入引脚低电平更新。如果
LDAC变为低电平时, BUSY处于活动状态,则LDAC事件存储
该AD5370包含一个额外的功能,从而DAC寄存器
不会更新,除非其X2A或X2B寄存器写入
以自上次LDAC被拉低。通常情况下,当
LDAC被拉低时,DAC寄存器充满
的X 2 A或X2B寄存器中的内容,根据设置
的A / B选择寄存器。然而, AD5370的更新
DAC寄存器仅当X 2的数据发生了变化,从而
去除不必要的数字串扰。
掉电模式
的AD5370可以通过设置位0在掉电
控制寄存器。这将关闭从而减小了DAC的
电流消耗。 DAC输出将被连接到
他们各自SIGGND潜力。掉电模式
不改变的寄存器的内容与所述数模转换器将
回到原来的电压,当掉电位
清除。
热监控功能
的AD5370可以被编程为断电将DAC ■如果
在模具的温度超过130℃。设置第1位的
控制寄存器(见表12)将使该功能。如果
管芯温度超过130℃的AD5370将进入
温关断模式下,这相当于设置
在控制寄存器中的关断位。为了表明,
AD5370已进入过热关断模式下位4
控制寄存器被设定。的AD5370将保持在温度
掉电模式下,即使结温度下降,直到第1位
在控制寄存器被清零。
牧师PRF |第16页24