位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第552页 > TLV320AIC33IGQE > TLV320AIC33IGQE PDF资料 > TLV320AIC33IGQE PDF资料2第34页

TLV320AIC33
www.ti.com
SLAS480A - 2006年1月 - 修订2006年7月
DELTA- SIGMA音频DAC
立体声音频DAC集成了一个三阶多比特delta -sigma调制器,随后由模
重建滤波器。该DAC提供高清晰度,低噪音性能,采用过采样和噪声
整形技术。模拟重构滤波器设计包括一个6抽头的模拟FIR滤波器后跟的
连续时间RC滤波器。的模拟FIR工作在128的速率
×
Fsref ( 6.144 MHz的时Fsref = 48 kHz时,
5.6448兆赫时Fsref = 44.1千赫) 。注意, DAC模拟性能可通过过度降解
时钟抖动的MCLK输入。因此,必须小心,以保持抖动,在这个时钟到最低限度。
音频DAC数字音量控制
的音频DAC包括它实现了一个可编程的数字增益的数字音量控制块。该
音量电平可以从0 dB变化到-63.5分贝的0.5 -dB的步骤中,除了一个静音位,独立地为
每个通道。两个声道的音量电平,也可以通过主音量同时改变
控制权。增益变化与软步进算法,它只能通过改变实际体积来实现
每个输入样一个步骤,向上或向下移动,直到达到所需音量。软步进的速率可以
被减慢到通过一个寄存器位每二个输入样一个步骤。
由于软步进,主机不知道什么时候该DAC实际已处于静音状态。这可能是
如果主机希望作出显著变化,如改变样品之前静音DAC的重要
率。为了帮助这种情况,该装置提供了一个标志返回给主机通过一个只读寄存器位
,提醒主机时,部分已完成软步进和实际成交量已经达到了
希望的音量电平。软步进功能可以通过寄存器编程停用。如果软步进为
使能时, MCLK信号应保持施加到器件直到将DAC掉电标志置位。当此
标志被设置时,内部软步进过程和断电序列是完整的,然后MCLK的可
如果需要的话停了下来。
该TLV320AIC33还包括功能性,当用户接通来检测或关闭去加重或
数字音频处理功能,第一(1)软静音DAC的音量控制,(2)改变的操作
数字效果处理,以及( 3 )软静音的部分。这避免了任何可能的流行/点击音频输出
由于在过滤瞬时变化。当第一次上电或下一个类似的算法被用于
DAC 。电路开始动作在加电时使用音量控制静音,然后软步骤之达到所希望的
音量电平。在断电时,逻辑先软步音量降低到静音水平,再往下的权力
电路。
模拟输出共模调整,
模拟输出的输出共模电压和输出范围是由一个内部带隙确定
参考,而相比之下,可以使用供给的分频其他编解码器。这种方案被用来
降低噪声的耦合可能在供给(如在GSM蜂窝电话217 -Hz的噪声)到
音频信号路径。
然而,由于在模拟电压范围的可能变化很大( 2.7 V - 3.6 V)时,输出共模
1.35 V的电压设置,这将被用于2.7 V电源的情况下,会过于保守,如果供给
实际上大得多,如3.3V或3.6V。为了优化装置操作, TLV320AIC33包括
一个可编程的输出共模电平,其可以通过寄存器编程设置为电平最
适合于所使用的特定客户的实际电压范围内。输出共模电平可以
在四个不同的值,范围从1.35 V不同的(最适合低电源范围,近2.7 V )到
1.8 V (最适合于高供电范围,近3.6 V ) 。请注意,也有对一些范围限制
在确定哪些设置是最适当的DVDD电压为好。
表3.适当的设置
CM设置
1.35
1.50
1.65 V
1.8 V
推荐的AVDD , DRVDD
2.7 V – 3.6 V
3.0 V – 3.6 V
3.3 V – 3.6 V
3.6 V
推荐的DVDD
1.525 V – 1.95 V
1.65 V – 1.95 V
1.8 V – 1.95 V
1.95 V
34
提交文档反馈