添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1304页 > CY7B9973V-AC > CY7B9973V-AC PDF资料 > CY7B9973V-AC PDF资料1第1页
RoboClock
CY7B9973V
高速多路输出PLL时钟缓冲器
特点
10兆赫 - 200 MHz的输出操作
输出到输出歪斜< 350 PS
13 LVTTL 50 %占空比能驱动输出
50ω终止线
锁相环( PLL ), LOCK指示灯
3.3V LVTTL /低压差( LVPECL )热插入
参考输入
(4 ,6,8 ,10,12 ,16, 20),乘法/除法比率:( 2 ,第4 ,第6,
8, 10, 12, 16, 20)
与输出工作在高达10倍的输入操作
频率
低周期到周期抖动( <
±75
ps的峰 - 峰)
单3.3V ± 10 %电源
与Motorola MPC973引脚兼容
52引脚TQFP封装
功能说明
该CY7B9973V低电压PLL时钟缓冲器报价
用户可选择的频率控制,系统时钟等功能。
这12输出时钟驱动器提供了系统集成商
1可选择的频率比:1,2 :1,3 :1,3 :2,4 :3,5 : 1,5 :2,
5: 3,6: 1和6: 5的输出之间。一个附加的输出是
致力于提供反馈信息,以允许
内部PLL 4乘以外部参考频率,
6 , 8 , 10 , 12 , 16或20的完全集成的PLL降低
抖动和简化电路板布局。
十三配置输出可以在每个驱动器终止
传输线阻抗低至50Ω ,而deliv-
化工e圈很小,指定的输出歪斜的LVTTL电平。
该CY7B9973V有一个灵活的参考输入方案
三种不同的热插能力的投入。这些投入使
使用的是差分LVPECL或单端LVTTL
可动态地选择的输入,以提供
参考频率。
逻辑图
PECL_CLK (11)
PECL_CLK (12)
PLL_EN (6)
REF_SEL ( 7 )
TCLK_Sel ( 8 )
1
LOCK ( 25 )
QA0 (50)
0
Q
TCLK0 ( 9 )
TCLK1 ( 10 )
0
0
1
÷2/÷1
QA1 (48)
即qa2 (46)
QA3 (44)
QB0 (38)
探测器
VCO
LPF
1
Ext_FB (31)
VCO_Sel (52)
Q
QB1 (36)
QB2 (34)
fselFB2 (5)
MR / OE ( 2 )
RESET
÷4, ÷6, ÷8, ÷12
÷4, ÷6, ÷8, ÷10
÷2, ÷4, ÷6, ÷8
Q
QB3 (32)
QC0 ( 23 )
QC1 (21)
fsela0 :1( 43,42 )
fselb0 :1( 41,40 )
fselc0 :1( 20,19 )
fselFB0 :1( 27,26 )
2
2
2
2
Q
QC2 ( 18 )
QC3 ( 16 )
÷4, ÷6, ÷8, ÷10
数据发生器
0
÷2
1
Q
QFB ( 29 )
Inv_Clk (14)
赛普拉斯半导体公司
文件编号: 38-07430牧师* B
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2006年9月27日
[+ ]反馈
首页
上一页
1
共8页

深圳市碧威特网络技术有限公司