位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第1492页 > SN65LVDS315RGERG4 > SN65LVDS315RGERG4 PDF资料 > SN65LVDS315RGERG4 PDF资料1第17页

www.ti.com
SN65LVDS315
SLLS881A - 2007年12月 - 修订2008年3月
开关特性
在推荐工作条件(除非另有说明)
参数
t
r
t
f
t
S( DOUT )
t
H( DOUT )
t
PD (L)的
测试条件
民
360
360
3.327
1.163
4.627
2.463
4.5/f
DCLK
0.45
V
IH
= V
DDD
, V
IL
= GND , TXEN切换
V之间
IL
和V
IH
见
图16
模式在V
DD
;从TXEDN时间拉
高CLK和DOUT输出启用
和传输有效数据;看
图16
在发送模式TXEN被拉低;
时间测量到输出变为
残疾人和PLL被关闭;看
图16
TXEN和模式在V
DD
;设备
备用;从DCLK时间测量
开始切换到CLK和DOUT
启用和传输有效数据;看
图17
TXEN在V
DD
;设备传输;时间
从DCLK输入信号的测量
停止启动,直到CLK + DOUT输出
被禁用和PLL被关闭,
SEE
图17
100s +
2×VS↑
3.8
100
100s +
2×VS↑
典型值
(1)
460
460
4.2
1.8
5.4
3.0
4.7/f
DCLK
0.50
5.5/f
DCLK
0.55
10
s
s
最大
730
730
单位
ps
ps
ns
ns
20 % - 至80 %的差分输出信号的上升F
DCLK
= 3.5 MHz时,见
图12
和
时间
图13
20% - 至80 %的差分输出信号的下降
时间
建立时间DOUT CLK +前有效
上升沿
保持时间DOUT CLK +前有效
振铃边缘
传播延迟时间,输入序列
输出(数据延迟)
TXEN干扰抑制脉宽
(2)
实现从关机时间( ↑ TXEN )
t
pwnup
在主动模式下禁用时间( ↓ TXEN )
t
PWRDN
启用从待机时间( ↑↓ DCLK )
t
WAKUP
f
DCLK
= 3.5 MHz时,见
图12
和
图13
SEE
图11
FSEL = 0 ,女
DCLK
= 13 MHz的
FSEL = 1,F
DCLK
= 26 MHz的
FSEL = 0 ,女
DCLK
= 13 MHz的
FSEL = 1,F
DCLK
= 26 MHz的
TXEN在V
DDD
, V
IH
= V
DDD
, V
IL
= GND ,
R
L
= 100
,
SEE
图14
t
H
架F
CLKO
CLK输出占空比
t
GS
11
s
100
s
从待机关闭时间( DCLK
停止)
t
睡觉
<8/f
DCLK
100
s
(1)
(2)
所有典型值是在25 ℃,用1.8 V电源,除非另有说明。
该TXEN输入采用干扰抑制电路无视短输入脉冲。吨
GS
是的持续时间或者是高到低或
由低到高的转变是被抑制。
测量信息
(V
O+
+V
O-
)/2
CLK + ,
DOUT +
CLK- ,
DOUT-
IO
II
D [ 0:7] ,VS
HS , FSEL ,
TXEN , MODE
IO
V OD
VI
输入
产量
V O +
V邻
V OCM
图9. I / O电压和电流的定义
版权所有2007-2008 ,德州仪器
提交文档反馈
产品文件夹链接( S) : SN65LVDS315
17