位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第1270页 > SN65LVDS301ZQE > SN65LVDS301ZQE PDF资料 > SN65LVDS301ZQE PDF资料3第15页

SN65LVDS301
www.ti.com
SLLS681 - 2006年2月
参数测量信息
t
DS
- [R [7:0 ] ,G [7:0 ],B [ 7:0 ]。
VS , HS , DE , LS0 , LS1 ,
TXEN , SWAP , CPOL
80% V
OH
20% V
OL
t
DH
PCLK
( CPOL =低)
t
R
80% V
OH
20% V
OL
图8.建立/保持时间
V
OD
t
F
t
R
为150mV ( NOM )
80%
0V
20%
-150mV ( NOM )
图9.上升和下降时间定义
V
DX +
或V
CLK +
CLK + , +的Dx
V
OD
CLK- , DX-
SN65LVDS301
C1 = 1 pF的
C2 = 1 pF的
V
OCM
(pp)
V
OCM
(ss)
R2 = 49.9
W
V
OCM
V
OCM
R1 = 49.9
W
V
DX-
或V
CLK “
975mV ( NOM )
825mV ( NOM )
注意事项:
在所有高差输出( CLK, D1,D3和D2 ) A. 20MHz的输出测试图案:
这是通过实现:
1. Divice是SEY至3通道模式;
2. f
PCLK
= 20 MHz的
3.输入 [ 7 : 3 ] = B [7 : 3 ]连接到V
DD
中,所有其它的数据输入设定为GND。
B. C1 ,C2和C3包括仪表和夹具电容;公差
±
20% ; C, R1和R2的公差
±
1%.
C. V的测量
OCM
(页)和V
OC
( SS)采取与测试设备的带宽>1 GHz的。
图10.驱动器输出电压测试电路和定义
提交文档反馈
15
产品预览