
NB4N441
3.3 V或
5.0 V
3.3 V或
5.0 V
R
S
= 5
W
PLL_V
CC
47
mF
0.01
mF
V
CC
0.01
mF
L=1000
mH
R=15
W
图4.电源滤波器
电源滤波
该NB4N441是一个模拟/数字混合产物和作为
这样,它表现出一些敏感不一定会
可以看到在一个完全数字化的产品。模拟电路
自然容易受到随机噪声,特别是当这种噪声
被看作在电源引脚。该NB4N441提供
独立的电源为数字电路(V
CC
)和
内部PLL ( PLL_V
CC
)该装置。的目的
这种设计方法是尝试与隔离开关高
数字输出的比较敏感的噪音
内部模拟锁相环。在一个受控
环境,如评估板,这个级别
隔离是充分的。但是,在数字系统中
环境下,它更难以在减少噪音
所述电源供应器,隔离的第二电平可以是
所需。隔离的最简单的形式是一个电源
过滤的PLL_V
CC
引脚的NB4N441 。图4
说明了一个典型的电源滤波器方案。该
NB4N441是最容易使用的频谱内容的噪音
在1kHz到1MHz的范围内。因此,过滤器应
旨在针对这个范围。需要的关键参数
在最终过滤器的设计必须满足的是直流电压降
将在V之间看到
CC
电源和PLL_V
CC
针
在NB4N441的。从数据表中, PLL_V
CC
当前
(电流通过PLL_V来源
CC
针)通常是
26毫安。假定一个最小的2.9 V必须是
保持在PLL_V
CC
销,非常小的DC电压降
可以容忍的,当3.3 V V
CC
供应被使用。该
电阻器,如图4所示,必须具有为5的电阻
W
最大值,以满足电压降准则。 RC滤波器合照
将提供一个宽带滤波器具有大约100:1的
衰减噪声的频谱内容是上述
20千赫。作为噪声频率跨过串联谐振
一点个人的电容,它的整体阻抗
开始寻找感性,因而随着增加
频率。所示的并联电容组合
确保了低阻抗的接地路径存在
频率远高于PLL的带宽。水平
需要过滤有待进一步优化和
简化。所有的V
CC
引脚被连接到相同的
V
CC
平面。所有的接地引脚(GND)连接到
同一接地平面。
http://onsemi.com
8