
D
R
A
FT
恩智浦半导体
LPC2917/19
FT
FT
FT
D
D
R
R
A
A
A
FT
FT
FT
D
D
R
A
FT
D
R
R
A
FT
D
D
D
R
A
D
R
ARM9微控制器,带有CAN和LIN
A
D
R
A
D
R
A
D
D
R
A
FT
A
FT
D
R
FT
R
CLK_SYS_MSCSS_A时钟AHB到VPB总线桥的AHB侧
R
A
FT
D
R
A
FT
F
R
A
CLK_MSCSS_VPB时钟子系统VPB总线
CLK_MSCSS_MTMR0 / 1时钟的计时器
CLK_MSCSS_PWM0..3时钟的PWM 。
D
每个ADC有两个时钟的地区;一个VPB份CLK_MSCSS_ADCx_VPB (X = 1时钟
或2)和一个控制部分,用于通过CLK_ADCx = 1或2 ),见时钟的模拟部分
第7.2.2节。
所有时钟都从BASE_MSCSS_CLK衍生,除了CLK_SYS_MSCSS_A
其衍生形式BASE_SYS_CLK和CLK_ADCx时钟计时,后者衍生
从BASE_CLK_ADC 。如果不使用特定网络 PWM或ADC模块及其对应的
时钟可以关闭。
D
R
A
FT
D
R
A
FT
D
A
FT
D
R
A
R
8.7.5模拟数字转换器
8.7.5.1
概观
在LPC2917的MSCSS / 19包括两个10位逐次逼近
模拟 - 数字转换器。
该ADC接口模块的主要特点是:
ADC1和ADC2 : 8路模拟输入;时间复用;测量范围可达
3.3 V
外部参考电平输入
每秒400 ksamples在10位分辨率高达每秒1500 ksamples 2位
决议
从2位到10位可编程分辨率
单一模拟 - 数字转换扫描模式和连续的模拟 - 数字
转换扫描模式
对外部启动输入转换可选的转换,定时器捕获/匹配信号,
PWM_sync或'以前' ADC
转换后的数字值被存储在寄存器中的每个信道
可选的比较条件,以产生一个“比等于或大于” “小于”或
对于每个信道比较值指示
掉电模式
8.7.5.2
描述
ADC的框图
图9中,
示出了每个ADC的基本体系结构。该ADC
功能分为两个主要部分;一个部件上的MSCSS子系统运行
时钟,其他的ADC时钟。这分成两个时钟域影响行为
从一个系统级的透视图。实际的模拟到数字的转换发生在
ADC时钟域,但系统控制发生在系统时钟域。
一种机制被提供给修改的ADC CON组fi guration和控制的瞬间
该更新CON组fi guration传送给ADC域。
LPC2917_19_1
NXP B.V. 2007年保留所有权利。
初步数据表
启示录1.01 - 2007年11月15日
35 68