
D
R
A
FT
恩智浦半导体
LPC2917/19
FT
FT
FT
D
D
R
R
A
A
A
FT
FT
FT
D
D
R
A
FT
D
R
R
A
FT
D
D
D
R
A
D
R
ARM9微控制器,带有CAN和LIN
A
D
R
A
D
R
A
D
D
R
A
FT
A
FT
D
R
FT
R
8.4.4.4
UART时钟描述
D
R
该UART模块的时钟由两个不同的时钟; CLK_SYS_PESS和
CLK_UARTx ( X = 0-1 ) ,见
第7.2.2节。
请注意,每个UART具有其自己的CLK_UARTx
科脉的电源管理。所有CLK_UARTx时钟的频率是相同
因为它们是衍生自同一基准时钟BASE_CLK_UART 。登记
向系统总线接口的时钟由CLK_SYS_PESS 。波特率发生器
由CLK_UARTx主频。
D
R
A
FT
D
R
A
FT
R
A
F
D
R
A
FT
D
FT
D
R
A
R
A
A
FT
8.4.5串行外设接口
8.4.5.1
概观
该LPC2917 / 19包含三个串行外设接口模块( SPI接口) ,允许
与从机或主机外设同步串行通信。
主要特点如下:
主机或从机操作
最多支持在连续多从操作四个从
支持定时触发操作
基于SPI的时钟源可编程的时钟位速率和预分频
( BASE_SPI_CLK ) ,独立的系统时钟的
独立的发送和接收FIFO存储器缓冲区; 16位宽, 32个单元深
界面操作的可编程选择:摩托罗拉SPI或德州仪器
同步串行接口
8.4.5.2
从4位到16位的可编程数据帧大小
发送FIFO的独立屏蔽,接收FIFO和接收溢出中断
串行时钟速率主模式: fserial_clk
≤
f
CLK (SPI) *
/2
串行时钟速率从模式: fserial_clk = F
CLK (SPI) *
/4
内部环回测试模式
功能说明
SPI模块是主机或从机接口与同步串行通信
有两种摩托罗拉SPI或德州仪器同步外围设备
串行接口。
SPI模块对从外围接收数据的串行 - 并行转换
装置。发送和接收路径被缓冲的FIFO存储器(16比特宽x
32个字深) 。串行数据传输的SPI_TXD和SPI_RXD好评。
SPI模块包括一个可编程的位速率时钟分频器和预分频器产生
从输入时钟CLK_SPIx SPI串行时钟。
SPI模块的工作模式,帧格式和字的大小是通过编程
在SLVn_SETTINGS注册。
一个组合的中断请求SPI_INTREQ输出有效(如果有)的
中断断言和揭露。
LPC2917_19_1
NXP B.V. 2007年保留所有权利。
初步数据表
启示录1.01 - 2007年11月15日
27 68