
D
R
A
FT
恩智浦半导体
LPC2917/19
FT
FT
FT
D
D
R
R
A
A
A
FT
FT
FT
D
D
R
A
FT
D
R
D
R
R
A
FT
D
D
R
A
D
R
ARM9微控制器,带有CAN和LIN
A
D
R
A
A
FT
D
R
A
D
R
A
FT
D
R
A
FT
D
D
R
A
FT
A
FT
D
R
FT
D
R
A
F
R
A
FT
D
D
R
LPC2917/19
ITCM
16 KB
ARM968E-S
DTCM
16 KB
R
A
FT
D
R
A
s
SYS_CLK
向量中断
控制器(VIC )
AH B2D TL
桥
m
IEEE 1149.1 JTAG测试及
调试接口
s
s
嵌入式
FL灰内存
512 - 768 KB
s
FLASH存储器控制器( FMC)的
s
外部静态存储器
控制器(SMC )
嵌入式
SRAM存储器16 KB
SRAM控制器# 1
调制和取样
控制子系统
MSCSS_CLK
定时器0 , 1 ( MTMR )
AH B2VPB
桥
嵌入式
SRAM存储器32 KB
s
s
SRAM控制器# 0
PWM 0,1, 2,3
ADC_CLK
ADC 1,2
一般子系统
芯片功能ID ( CFID )
s
AHB2V PB
桥
系统控制单元( SCU )
事件路由器( ER)的
CAN控制器
0, 1
AH B2VPB
桥
IVNSS_CLK
全球认可
滤波器
2字节静态RAM
s
外围子系统
通用IO ( GPIO )
0, 1, 2, 3
定时器( TMR )
0, 1, 2, 3
SPI的0,1, 2
UART 0,1
看门狗定时器( WDT )
TMR_CLK
SPI_CLK
UART_CLK
SAFE_CLK
LIN主0/1
s
AHB 2VPB
桥
电源时钟复位
控制子系统
时钟产生单元( CGU )
s
AH B2D TL
桥
PCR_CLK
复位产生单元( RGU )
电源管理单元( PMU )
图3 LPC2917 / 19方框图,时钟区域概述
LPC2917_19_1
NXP B.V. 2007年保留所有权利。
初步数据表
启示录1.01 - 2007年11月15日
12 68