位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第1678页 > MCF5207CAG166 > MCF5207CAG166 PDF资料 > MCF5207CAG166 PDF资料1第37页

初步电气特性
5.11.2 MII发送信号的时序( FEC_TXD [ 3 : 0 ] , FEC_TXEN ,
FEC_TXER , FEC_TXCLK )
表17
列出MII传输通道的时序。
发射机正常运行高达25 MHz的+ 1% FEC_TXCLK最高频率。有
没有最低频率要求。此外,该处理器的时钟频率必须超过两倍的
FEC_TXCLK频率。
发射输出( FEC_TXD [3: 0], FEC_TXEN , FEC_TXER )可以被编程为从过渡
任FEC_TXCLK的上升沿或下降沿,并且定时是在两种情况下是相同的。此选项
允许使用非兼容MII的PHY。
请参阅以太网章,此选项的细节和如何启用它。
表17. MII发送信号的时序
NUM
M5
M6
M7
M8
特征
FEC_TXCLK到FEC_TXD [3: 0], FEC_TXEN , FEC_TXER
无效
FEC_TXCLK到FEC_TXD [3: 0], FEC_TXEN , FEC_TXER有效
FEC_TXCLK脉冲宽度高
FEC_TXCLK脉冲宽度低
民
5
—
35%
35%
最大
—
25
65%
65%
单位
ns
ns
FEC_TXCLK期
FEC_TXCLK期
图25
说明中列出MII发送信号的时序
表17 。
M7
FEC_TXCLK (输入)
M5
FEC_TXD [3:0 ] (输出)
FEC_TXEN
FEC_TXER
M6
M8
图25. MII发送信号的时序图
5.11.3 MII异步输入信号时序( FEC_CRS和FEC_COL )
表18
列出MII异步输入信号时序。
表18. MII异步输入信号时序
NUM
M9
特征
FEC_CRS , FEC_COL最小脉冲宽度
民
1.5
最大
—
单位
FEC_TXCLK期
图26
说明中列出MII异步输入时序
表18 。
的ColdFire MCF5208
微处理器数据手册,版本0.5
飞思卡尔半导体公司
初步
37