
ADF7020-1
频率合成器
参考输入
板上晶体振荡器电路(参见图19)可以用
廉价的石英晶体作为PLL的参考。该振荡
荡器电路是通过设置R1_DB12高启用。它是通过使
默认上电并通过使CE的电平禁止。错误
在晶体中可以使用自动频率校正
控制(参见AFC部)的功能或通过调节
小数N分频值(参见N个计数器部分)。单端
参考(TCXO , CXO )也可使用。在CMOS电平
应适用于OSC2与R1_DB12设置为低。
v计数器
3位R计数器由一个划分参考输入频率
整数从1到7的分压后的信号被表示为
参考时钟的相位频率检测器(PFD ) 。该
分频比设定在寄存器1最大化PFD频率
降低N值。这减少了噪声相乘的速度
20日志(N)到输出端,以及减少发生的
杂散分量。 R寄存器默认为R = 1
电:
PFD
[赫兹] =
XTAL / R
MUXOUT和锁定检测
OSC1
CP2
OSC2
CP1
5669-019
该MUXOUT引脚允许用户访问各种数字
在ADF7020-1点。 MUXOUT的状态被控制
由位R0_DB ( 29:31 ) 。
图19.振荡器电路的ADF7020-1
稳压器就绪
监管机构准备是后MUXOUT上的默认设置
收发信机的加电。的电源启动时间
调节器通常是50微秒。因为串行接口是
从调节器供电时,调节器必须在其
该ADF7020-1之前标称电压可被编程。
该稳压器的状态可以在MUXOUT进行监控。
当稳压器就绪信号上MUXOUT高,
该ADF7020-1的编程就可以开始。
DV
DD
两个并联谐振电容器的需要振荡
正确的频率;它们的值是依赖于晶体
规范。它们的选择应使得该系列值
电容加到PCB走线电容加起来的
水晶,一般为20 pF的负载电容。轨道电容
值从2 pF至5 pF的,这取决于电路板布局。
在可能的情况中,选择具有非常低的电容
温度系数,以确保稳定的频率操作
在所有条件。
CLKOUT分频器和缓冲器
CLKOUT的电路利用从所述基准时钟信号
振荡器部分(见图19 ),并提供了一个分压后的
50:50标记空间信号CLKOUT引脚。甚至鸿沟
从2至30是可用的。该数字鸿沟在R1_DB设置
( 8:11 ) 。上电时, CLKOUT的默认为除以8
块。
DV
DD
CLKOUT
使能位
05669-021
稳压器就绪
数字锁定检测
模拟锁定检测
v计数器输出
N计数器输出
PLL测试模式
Σ-Δ
测试模式
MUX
控制
MUXOUT
DGND
OSC1
分频器
115个
÷2
图21. MUXOUT电路
CLKOUT
05669-020
数字锁定检测
数字锁定检测为高电平有效。锁定检测电路
位于在PFD 。当连续五个相位误差
周期小于15纳秒,锁定检测被设置为高。锁定检测
保持高电平,直到在PFD检测到25 ns的相位误差。
因为对数字锁定任何外部元件
检测,它被更广泛地使用比模拟锁定检测。
图20. CLKOUT舞台
要禁用CLKOUT ,设置分频数为0的输出
缓冲器可驱动高达20 pF的负载在10 %的上升时间
4.8兆赫。更快的边缘可能会导致一些寄生馈通
到输出端。串联一个小电阻( 50 Ω )可用于减缓
时钟边缘,以减少这些杂散以F
CLK
.
第0版|第15页48