
初步的技术数据
时序特性
AD5762R
AV
DD
= 11.4 V至16.5 V , AV
SS
= -11.4 V至-16.5 V , AGND = DGND = REFGND = PGND = 0 V ; REFA , REFB = 5 V外部;
DV
CC
= 2.7 V至5.25 V ,R
负载
= 10 kΩ的,C
L
= 200 pF的。所有规格牛逼
民
给T
最大
中,除非另有说明。
表3中。
参数
1, 2, 3
t
1
t
2
t
3
t
4
t
54
t
6
t
7
t
8
t
9
t
10
t
11
t
12
t
13
t
14
t
155, 6
t
16
t
17
t
18
1
2
在T限制
民
, T
最大
33
13
13
13
13
40
2
5
1.4
400
10
500
10
10
2
25
13
2
170
单位
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
微秒分钟
ns(最小值)
ns(最小值)
ns(最大值)
微秒最大
ns(最小值)
微秒最大
ns(最大值)
ns(最小值)
微秒分钟
ns(最小值)
描述
SCLK周期时间
SCLK高电平时间
SCLK低电平时间
SYNC下降沿到SCLK下降沿建立时间
24
th
SCLK下降沿到SYNC上升沿
最小SYNC高电平时间
数据建立时间
数据保持时间
SYNC上升沿到LDAC下降沿(所有DAC更新)
SYNC上升沿到LDAC下降沿(单个DAC更新)
LDAC脉冲宽度低
LDAC下降沿到DAC输出响应时间
DAC输出稳定时间
CLR脉冲宽度低
CLR脉冲激活时间
SCLK上升沿到SDO有效。
SYNC上升沿到SCLK下降沿
SYNC上升沿到DAC输出响应时间( LDAC = 0)
LDAC下降沿到SYNC上升沿
通过设计和特性保证;未经生产测试。
所有输入信号均采用t指定
r
= t
f
= 5纳秒(10%至90 %DV的
CC
)和定时从1.2 V的电压电平
3
参见图2 ,图3,和图4 。
4
只有独立模式。
5
测量与图5的负载电路。
6
菊花链模式只。
牧师PRA |页33 7