位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1832页 > AD9863BCPZRL-501 > AD9863BCPZRL-501 PDF资料 > AD9863BCPZRL-501 PDF资料1第39页

AD9863
表24示出了典型的输出延迟时间,在不同的模式配置的AD9863 。
表24. AD9863接收数据的锁存时序
模式No.
1
2
4
5
7
8
10
模式名称
FD
可选FD
HD24
可选HD24
HD12
可选HD12
克隆
t
OD
数据时延[ NS ]
2.5纳秒
1纳秒
1纳秒
2纳秒
-1.5纳秒
-0.5纳秒
-1.5纳秒
0.5纳秒
0 NS
1.5纳秒
相对于:
相对于IFACE2上升沿
相对于IFACE3上升沿
相对于IFACE3上升沿
IFACE2 ( RxSYNC )相对于LSB的
相对于IFACE3上升沿
相对于IFACE3上升沿
相对于IFACE3上升沿
相对于IFACE3上升沿
U12 ( RxSYNC )相对于LSB的
相对于IFACE3上升沿
如果没有配置串行端口接口(使用模式引脚)
的AD9863可以使用模式引脚如果一个串行端口接口不可配置。本节仅适用于配置
AD9863不带SPI 。是指与数据表的模式引脚部分的配置以获取更多信息。
当使用在模式引脚选择,在表25中示出的引脚被用于配置AD9863 。
表25.使用模式引脚( SPI禁用)配置时序( SPI_CS ,引脚64 ,必须系低)
时钟模式
模式1 (FD)
模式4 ( HD24 )
插
环境
2×
4×
1×
2×
4×
2×
4×
PLL设置
2×
4×
绕过
2×
4×
2×
4×
FD / HD
3脚
1
0
12/20
PIN码17
不适用
1
0
Interp1 , Interp0
引脚1 ,引脚2
0, 1
1, 0
0, 0
0, 1
1, 0
0, 1
1, 0
模式7 ( HD12 )
0
1
1
引脚17 ( IFACE2 )是FD模式的输出时钟。
版本A |第39页40