位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1089页 > AD9627BCPZ-105 > AD9627BCPZ-105 PDF资料 > AD9627BCPZ-105 PDF资料1第28页

AD9627
DC校正
由于直流ADC的偏移可以比显著较大
信号,我们正在试图衡量一个简单的直流校正
电路包括为null测量前的直流偏移
力。直流校正电路也可以被切换成
主信号路径,但是这可能不适合如果ADC是
数字化与显著直流含量随时间变化的信号
如GSM 。
初步的技术数据
寄存器0x10C设置位0使直流校正使用
在信号监测计算。所计算出的直流
校正值可以通过被添加到输出数据信号的路径
设置位的寄存器0x10C 1 。
信号监测SPORT输出
这项运动有三个输出引脚, SMI串行接口
SCLK ( SPORT时钟) , SMI_SDFS ( SPORT帧同步)和
SMI_SDO ( SPORT数据) 。这项运动的高手,和驱动器
所有这三个引脚从芯片。
DC校正带宽
直流校正电路基本上是一个HP滤波器具有
可编程BW 0.15Hz和1.2kHz之间不等。该
BW通过写入4位的直流校正寄存器控制
位于位5 : 2的地址0x10C 。表XX表示BW
值对于每个所述16个可能的编程值。
SMI SCLK
数据和帧同步被驱动上的正边沿
SMI SCLK 。在SMI SCLK有三种可能波特率。他们
are ½, , or 1/8 the ADC clock rate, based on the SPORT
控制。在SMI SCLK也可门关闭时不发送
任何数据的基础上, SMI SCLK睡一下。选通关的SMI
SCLK当不需要它会降低耦合误差
备份到信号路径中,如果这些被证明是在一个问题
系统。这具有传播频率的缺点
时钟的内容,以便这可以一直运行,以减轻
频率规划,如果需要的。
表XX 。 DC校正带宽设置
DC校正因子
reg.10C<5 : 2>
0000
0001
0010
0011
0100
0101
0110
0111
1000
1001
1010
1011
1100
1101
1110
1111
带宽(赫兹)
1218.56
609.28
304.64
152.32
76.16
38.08
19.04
9.52
4.76
2.38
1.19
0.60
0.30
0.15
0.15
0.15
SMI SDFS
该SMI_SDFS为串行数据帧同步,并定义
开始一帧的。一运动帧包含来自两个数据
数据通路。从数据通道A中的数据帧后,刚刚发
同步,依次从数据路径B.数据
SMI SDO
该SMI_SDO是串行数据输出块。该数据是
首先对SMI_SDFS之后的下一个上升沿发送最高有效位。
每个数据输出块包括一个或一个以上的RMS
从幅度,峰值电平,并且超出阈限的值
两个数据路径中的所述顺序。如果允许在数据发送
有效值第一,其次是峰值和阈值,如图
x.
DC校正回读
电流的直流校正值可在寄存器中被读回
0x10D和0x10E通道A和寄存器0x10F和量0x110
通道B的DC修正值是一个14位的值,
可以跨越ADC的整个输入范围。
图26.信号监测SPORT输出时序( RMS ,峰值,和阈值
启用)
直流校正冻结
设置直流校正冻结位冻结DC校正
在它的当前状态,并继续使用上次更新值
直流校正值。清除此位将重新启动DC
校正和将当前计算值与数据。
DC校正使能位
图27.信号监测SPORT输出时序( RMS和阈值
启用)
牧师PRA |第28页40