
AD9510
ADDR
(十六进制)
3A
3B
3C
3D
3E
3F
40
输出
LVPECL OUT0
LVPECL OUT1
LVPECL OUT2
LVPECL OUT3
LVDS_CMOS
出4
LVDS_CMOS
5
LVDS_CMOS
出6
LVDS_CMOS
出7
未使用
未使用
未使用
未使用
未使用
CMOS
倒
司机
CMOS
倒
司机
CMOS
倒
司机
CMOS
倒
司机
未使用
参数
延时精品
6调整
位7 ( MSB)中
第6位
未使用
第5位
4位
第3位
第2位
5位美术延迟<5 : 1>
未使用
掉电<1 : 0>
输出电平
<3 : 2>
掉电<1 : 0>
输出电平
<3 : 2>
掉电<1 : 0>
输出电平
<3 : 2>
掉电<1 : 0>
输出电平
<3 : 2>
逻辑
输出电平
产量
SELECT
<2 : 1>
动力
逻辑
SELECT
逻辑
SELECT
逻辑
SELECT
输出电平
<2 : 1>
输出电平
<2 : 1>
输出电平
<2 : 1>
产量
动力
产量
动力
产量
动力
第1位
位0
( LSB )
不
二手
DEF 。
价值
(十六进制)
00
04
0A
08
08
08
02
关闭
ON
ON
ON
LVDS ,ON
笔记
分钟。延迟
价值
41
未使用
02
LVDS ,ON
42
未使用
03
LVDS ,关
43
未使用
03
LVDS ,关
44
CLK1和
CLK2
时钟选择,
掉电
( PD )的选项
45
未使用
在脉冲CLKs
PD
REFIN PD
CLK
to
PLL
PD
CLK2
PD
CLK1
PD
SELECT
CLK IN
01
输入
接收机
所有时钟
上选择
CLK1
46, 47
48
49
4A
4B
4C
4D
4E
4F
50
51
52
53
54
分频器
分频器0
分频器0
分频器1
分频器1
2分
2分
3分
3分
4分
4分
分频器5
分频器5
分频器6
低周期<7 : 4>
FORCE
No
SYNC
低周期<7 : 4>
FORCE
No
SYNC
低周期<7 : 4>
FORCE
No
SYNC
低周期<7 : 4>
FORCE
No
SYNC
低周期<7 : 4>
FORCE
No
SYNC
低周期<7 : 4>
FORCE
No
SYNC
低周期<7 : 4>
未使用
高周期<3 : 0>
相位偏移<3 : 0>
高周期<3 : 0>
相位偏移<3 : 0>
高周期<3 : 0>
相位偏移<3 : 0>
高周期<3 : 0>
相位偏移<3 : 0>
高周期<3 : 0>
相位偏移<3 : 0>
高周期<3 : 0>
相位偏移<3 : 0>
高周期<3 : 0>
00
00
00
00
11
00
33
00
00
00
11
00
00
除以2
相位= 0
除以2
相位= 0
除以4
相位= 0
除以8
相位= 0
除以2
相位= 0
除以4
相位= 0
除以2
绕行
启动H / L
绕行
启动H / L
绕行
启动H / L
绕行
启动H / L
绕行
启动H / L
绕行
启动H / L
版本A |第47页60