
框图
TL 11437 - 15
引脚说明
V
OUT1
(2)
V
OUT2
(23)
V
OUT3
(17)
V
OUT4
(13)
V
REF
OUT(21)
的电压输出连接
四个DAC这些提供输出
取值范围为0 3V- 2 8V电压
内部电压基准输出
基准的输出为2 65V
g
2%
4输出的非反相输入端
这些放大器的引脚设置虚拟
接地电压为相应的DAC的
允许的范围是0 3V- 4V 1
模拟和数字接地引脚
数字和模拟电源
引脚的电源电压范围
DAC1054是4 5V - 5 5V为保证
精度,要求该AV
CC
和DV
CC
引脚分别绕过
用10旁路电容器
mF
钽平行0 1
mF
陶瓷的
AU(11)
当该引脚被拉低所有DAC输出
将异步更新CS必须
在更新期间将举办高盟必须
在读高举回来
四个电压参考输入
DACS允许的范围为0V - 75V 2
V
BIAS1
(3)
V
BIAS2
(24)
V
BIAS3
(16)
V
BIAS4
(15)
AGND(20)
DGND(5)
DV
CC
(4 6)
AV
CC
(19)
V
REF1
(1)
V
REF2
(22)
V
REF3
(18)
V
REF4
(14)
CS(9)
CLK(8)
DI(10)
片选控制输入,该输入是
低电平有效
外部时钟输入引脚
该串行数据输入端的数据被时钟
MSB在前之前的数据字节是4或
指令的6位回读
命令要求7位指令
串行数据输出的数据可以是
同步输出无论是MSB或LSB第一和
无论是正或负的边缘
时钟
电源中断输出上
数字电源这个中断
引脚变为低电平该引脚具有开放
漏极开路输出10的kX上拉电阻必须
被连接到电源
DO(7)
INT(12)
8