
飞思卡尔半导体公司
10.10串行外设接口( SPI)的时序
表10-17 SPI时序
1
特征
周期
主
SLAVE
使交货时间
主
SLAVE
符号
t
C
50
50
t
高龄
—
25
t
ELG
—
100
t
CH
17.6
25
t
CL
24.1
25
t
DS
20
0
t
DH
0
2
t
A
4.8
t
D
3.7
t
DV
—
—
t
DI
0
0
t
R
—
—
t
F
—
—
9.7
9.0
ns
ns
11.5
10.0
ns
ns
—
—
ns
ns
4.5
20.4
ns
ns
15.2
ns
10-9, 10-10,
10-11, 10-12
10-9, 10-10,
10-11
10-9, 10-10,
10-11, 10-12
10-9, 10-10,
10-11, 10-12
15
ns
10-12
—
—
ns
ns
—
—
ns
ns
—
—
ns
ns
10-9, 10-10,
10-11, 10-12
10-9, 10-10,
10-11, 10-12
10-12
—
—
ns
ns
—
—
ns
ns
10-9, 10-10,
10-11, 10-12
10-12
—
—
ns
ns
10-12
—
—
ns
ns
民
最大
单位
看到网络连接gure
10-9, 10-10,
10-11, 10-12
10-12
飞思卡尔半导体公司...
启用延迟时间
主
SLAVE
时钟( SCK )的时候
主
SLAVE
时钟( SCK ),低电平时间
主
SLAVE
数据建立需要投入的时间
主
SLAVE
需要输入数据保持时间
主
SLAVE
访问时间(时间从动态数据
高阻抗状态)
SLAVE
禁止时间(保持时间到高阻抗状态)
SLAVE
数据有效的输出
主
从站(后使边)
数据无效
主
SLAVE
上升时间
主
SLAVE
下降时间
主
SLAVE
1所列的参数设计保证。
130
欲了解更多有关该产品,
转到: www.freescale.com
56F8345技术数据
初步