位置:首页 > IC型号导航 > 首字符O型号页 > 首字符O的型号第77页 > OR3TP12-6BA256 > OR3TP12-6BA256 PDF资料 > OR3TP12-6BA256 PDF资料1第82页

ORCA
OR3TP12 FPSC
嵌入式主机/目标PCI接口
数据表
2000年3月
PCI总线核心目标控制器的详细说明
(续)
PCI总线核心的配置空间
下面的部分描述了PCI总线核心的配置空间,在PCI规范中定义
和具体的补充,这个实现。需要注意的是,术语配置具有两个含义:在FPGA CON-
文本,它指的是FPGA的资源的编程来定义它的功能性,并且在PCI上下文中,它指的是
到初始化PCI代理的人格的过程。通常情况下,该代理将驻留在一个独特的位置,或
由物理地址线限定卡槽
IDSEL 。
在PCI配置空间中被描述如下。
PCI总线核心配置空间组织
表24示出在PCI总线核心的配置空间的布局。标题类型为00进制(非PCI至PCI
桥) 。所有必需的功能和许多可选的功能来实现。在本实施方式中,所定义的CON-
成形空间超出0x3F的十六进制,并包括通过热交换和FPGA配置规定
PCI总线。在PCI配置空间中的每个寄存器中的表25更详细的内容和功能。
表24.配置空间布局
31
器件ID
00h
状态
命令
04h
类代码
修订ID
08h
BIST
头型
延时定时器
缓存行大小
0Ch
10h
14h
18h
基址寄存器
1Ch
20h
24h
Cardbus的CIS指针
28h
子系统ID
子系统供应商ID
2Ch
扩展ROM基地址
30h
版权所有
Cap_Ptr
34h
Max_Lat
Min_Gnt
中断引脚
断线
3Ch
版权所有
FPGA配置命令状态寄存器40H
FPGA配置数据寄存器
44h
暂存寄存器
48c
版权所有
40c
版权所有
HS_CSR
下个产品
功能ID
48h
54h
版权所有
THRU
FFH
16 15
供应商ID
0
82
朗讯科技公司
朗讯科技公司