
AD7476A/AD7477A/AD7478A
表二提供了多种的一些典型性能数据
用作输入缓冲器,用于在一个100kHz的输入音的运算放大器
室温相同的设置条件下进行。
表II中。与各种AD7476A的典型表现
输入缓冲器,V
DD
= 3 V
为AD7476A , 16个串行时钟周期需要的COM
完整的转换和访问完整的转换结果。
为AD7477A和AD7478A ,最小14和12的
串行时钟周期才能完成该转换和
访问完整的转换结果,分别。
CS
可以空闲高电平,直到下一次转换或空闲为低电平,直到
CS
返回高某时之前到下一个转换( effec-
tively空转
CS
低) 。
一旦数据传输完成( SDATA已经返回到
三态) ,另一次转换后,可以安静启动
时间t
安静
已经过去通过使
CS
再低。
掉电模式
运算放大器的
输入缓冲器
AD711
AD797
AD845
AD7476A的SNR性能
( dB)的
72.3
72.5
71.4
当不使用放大器来驱动模拟输入端,源极
阻抗应限制在较低的值。最大
源阻抗将取决于总的谐波的数量
失真(THD)是可以容忍的。总谐波失真会增加
作为源阻抗的增加和性能的意志
降解。见TPC 7 。
数字输入
此模式适用于在应用中使用慢
吞吐速率是必需的;无论是ADC断电
每次转换,或者一系列的转换之间进行
以高吞吐速率和ADC ,然后断电
这些脉冲串的数之间的相对长的持续时间
转换。当AD7476A / AD7477A / AD7478A是
断电,所有模拟电路断电。
进入掉电时,转换过程中必须跨
通过将rupted
CS
第二次下跌后的任何地方高
边缘SCLK和SCLK的第10个下降沿之前,作为
在图10中示出当
CS
已经带来了高本
个SCLK的窗口,一部分将进入掉电,犯人
其通过的下降沿启动版本
CS
会
封端的,和SDATA将重新回到三状态。如果
CS
is
第二个SCLK下降沿之前拉高,部分会
保持在正常模式下,也不会断电。这将
避免意外掉电引起的故障
CS
线。
为了退出操作和电源,此模式
AD7476A / AD7477A / AD7478A再次,一个虚拟的转换
进行。上的下降沿
CS ,
该设备将开始
上电,并会继续,只要到了电
CS
保持低电平
直到第10个SCLK的下降沿之后。该设备将
完全加电后16个SCLK已经过去了,而有效数据
将导致从下一次转换为如图11所示。如果
CS
被带到SCLK的第10个下降沿之前高,则
AD7476A / AD7477A / AD7478A将重新回到断电。
这避免了意外通电由于对毛刺
CS
线或
无意中爆出8个SCLK周期,而
CS
是低的。所以
虽然该设备可以开始向上上的下降沿电
CS ,
它会在上升沿再次断电
CS
只要它
发生在第10个SCLK下降沿之前。
开机时间
数字输入应用到AD7476A / AD7477A / AD7478A
不被限制在模拟的最大额定值的限制
输入。相反,应用数字输入可以到7 V ,并
不限制在V
DD
+ 0.3 V上限为模拟输入。
例如,如果AD7476A / AD7477A / AD7478A分别能操作
ated与V
DD
为3 V ,那么5伏逻辑电平可用于上
数字输入。然而,值得注意的是,该数据是非常重要的
在SDATA输出仍将有3 V逻辑电平,当V
DD
= 3 V.
SCLK的另一个优点和
CS
没有限制的
V
DD
+ 0.3 V的限制是,电源排序
避免的问题。如果
CS
或者SCLK为V前申请
DD
有
是闩锁没有风险,因为将在模拟输入,如果一个
讯号大于0.3 V在之前V应用
DD
.
操作模式
在AD7476A / AD7477A的运作模式/ AD7478A是
通过控制的(逻辑)国家选择
CS
在信号
转换。有两种操作可能模式:正常
和断电。在该点
CS
被拉高之后,
转换已经启动,将决定是否在
AD7476A / AD7477A / AD7478A将进入掉电模式或
没有。同样,如果已经断电,
CS
可以控制
该装置是否会返回到正常操作状态或停留在
掉电。这些操作模式的目的是提供
灵活的电源管理选项。这些选项可以
选择以优化功耗/吞吐量比
不同的应用要求。
普通模式
这个模式的目的是具有最快处理速度perfor-
曼斯;用户不必担心任何电
与AD7476A / AD7477A / AD7478A剩下的时间完全
供电所有的时间。图9示出的总图
该AD7476A / AD7477A / AD7478A在这种模式下的操作。
该转换的下降沿启动
CS
描述
在串行接口部分。以确保该部分保持
完全加电时刻,
CS
必须保持为低电平,直到至少
的下降沿后的10个SCLK下降沿后经过
CS 。
If
CS
第10个SCLK下降沿后拉高任何时间
但T年底前
兑换
的部分将保持pow-
ERED起来,但转换将被终止和SDATA将
返回到三态。
在AD7476A / AD7477A / AD7478A的开机时间
1
s,
这意味着,与SCLK的任何频率高达20MHz ,
一个伪周期将始终足以允许该设备
上电。一旦伪周期完成时,ADC将是
完全加电,并且输入信号将被正确地获得。
安静的时间t
安静
,仍然必须从该点被允许
其中,公交车就返回到三态虚拟CON-后
版本的下一个下降沿
CS 。
当在1 MSPS运行
吞吐速率, AD7476A / AD7477A / AD7478A意志力
向上和获取内的信号
±
0.5 LSB在一个虚拟
周期,即1
s.
当从掉电模式与虚拟通电
周期,如在图11中,轨道和保持,这是在保持模式下
而部分被断电后,返回跟踪模式
所述第一SCLK边沿的下降沿之后的部分接收
CS 。
这被示出为点A在图11中虽然在任何
–16–
版本C