
M34E02
信号说明
串行时钟( SCL )
这个输入信号被用于选通中的所有数据和
从设备中。在应用中,这种信号的地方
所使用的从设备向总线同步到
较慢的时钟,总线主机必须有一个开放的
漏极开路输出,以及一个上拉电阻可以CON组
从连接的串行时钟( SCL )到V
CC
。 (图4中
表示上拉电阻的值怎么能
计算) 。在大多数应用中,虽然,这
同步的方法不采用,并
因此,上拉电阻器不是必需的,提供
该总线主机具有一个推挽式(而不是
漏极开路)输出。
串行数据( SDA )
这个双向信号被用于在传输数据
或拉出设备。这是一个开漏输出
可能是线或运算与其它开漏或开
总线上的收集器信号。一个上拉电阻,必须
从串行数据( SDA)到V连接
CC
。 (图 -
茜4表示的上拉电阻器的值是如何
可以是计算出的) 。
芯片使能( E0,E1 , E2)的
这些输入信号被用来设定值,该值
要被看为对三至少显著位
( B3 , B2,B1 )的7位器件的选择准则。在
端的应用程序, E0,E1和E2都必须直接
(而不是通过上拉或下拉电阻) CON-
连接至V
CC
或V
SS
建立设备硒
择代码。当这些输入端没有连接,
内部下拉电路使( E0 , E1 , E2 ) =
(0,0,0).
在E0输入用于检测在V
HV
电压,
当解码的SWP或CWP指令。
写控制( WC )
这个输入信号被提供用于保护CON组
从无意写整个内存帐篷
操作。写控制( WC) ,用来使能
(当驱动为低电平)或禁用(当驱动高)
写指令来对整个存储器区域或
保护注册。
当写入控制( WC )是绑低或左
上半年未连接,写保护
存储器是由该状态决定的
保护寄存器。
图4.最大R
L
值与总线电容(C
公共汽车
)为一个余
2
C总线
VCC
20
最大RP值(千欧)
16
RL
12
8
4
0
10
100
CBUS (PF )
AI01665
RL
SDA
主
FC = 100kHz的
FC = 400kHz的
SCL
CBUS
CBUS
1000
5/23