
Z
ILOG
M
ICROPROCESSOR
IOCLK
地址
DAT
A
/等待
/ MI
/ IORQ
/ IORD
/ IOWR
/ INTAK
图10B 。中断确认周期, / INT3-1
中断确认交易/ INT0为五
IOCLK周期长,除非延长等待状态。 / WAIT
在事务期间被采样在两个单独的点。
/等待被第一个采样,所述第一IOCLK周期结束
在该事务。等待状态插入此处允许
具有较长的外围设备之间的外部菊花链
时间来解决中断向量请求之前。
/等待,然后在第四IOCLK周期结束时采样
延迟时,中断向量是由读出的点
Z380 MPU后,它已要求。
中断向量可以是8或16比特,
程序的控制下,由下降沿锁存
IOCLK中的中断响应的最后一个周期
交易。当使用模式0的中断,其中,所述
Z380 MPU获取来自打断指令
设备,这些抓取总是8位宽,并
调过来D7 -D0 。
响应于一个中断确认交易
中/ INT3- / INT1也是5 IOCLK周期长,除非
由等待状态延长。在等待采样并
在相似的位置作为一个中断应答插
交易是/ INT0 。但是请注意,只有在/ INTAK
信号是活跃/ MI , / IORQ , / IORD和/ IOWR举行
无效。
对于任何一种类型的INTACK交易的地址总线是
用一个值指示中断的种类从动
被确认为: A31 - A6都是一个,
A3- A0的1除了对应于单个零
可屏蔽中断被确认。因此,一个
/ INT3确认由A3期间为零信号
中断响应的事务, / INT2应答响应
边缘由A2是零等信号
RETI交易
该RETI交易时产生的RETI
指令由Z380 MPU执行。本次交易
是必要的,因为Z80系列外设是否变形
签署观看取指令,并采取专项行动
见状RETI指令(这是唯一的指令
该Z80系列外设观察) 。由于Z380
MPU读取使用存储器控制指令显
的NAL ,模拟RETI取指令必须放在
总线与适当的I / O总线的控制信号。这
示于图11。再次注意,因为所有的I / O总线
交易开始IOCLK的上升沿,也可以是
最多延迟执行N之间BUSCLK周期
为交易而实际交易单元申请
开始,其中n为设定的时钟除数
IOCLK 。
PS010001-0301