
TMS320C6711 , TMS320C6711B , TMS320C6711C , TMS320C6711D
浮点数字信号处理器
SPRS088L
1999年2月
经修订的2004年5月
主机端口接口时序(续)
在主机端口接口开关特性在推荐工作条件
周期
(见图46 ,图47 ,图48和图49) [ C6711C / C6711D ]
号
参数
延迟时间, HCS到HRDY
§
延迟时间, HSTROBE低到HRDY
延迟时间, HD有效到低HRDY
输出保持时间, HD后HSTROBE高有效
延迟时间, HSTROBE高到HD高阻抗
延迟时间, HSTROBE低到HD有效
延迟时间, HSTROBE高到HRDY高
||
高
#
延迟时间, HSTROBE低到HD低阻抗的HPI的读
11CGDPA-167
11C200
民
5
6
7
8
9
15
16
17
11DGDPA-167
11D200
11D250
民
1
3
2
2P
4
最大
12
12
单位
最大
15
15
t
D( HCS- HRDY )
t
D( HSTBL - HRDYH )
t
D( HSTBL - HDLZ )
t
D( HDV - HRDYL )
t
哦( HSTBH - HDV )
t
D( HSTBH - HDHZ )
t
D( HSTBL - HDV )
t
D( HSTBH - HRDYH )
1
3
2
2P
4
3
2
3
3
ns
ns
ns
ns
12
12
10P + 5.8
15
3
3
3
3
12
12
12.5
12
ns
ns
ns
ns
HSTROBE是指在HCS , HDS1 ,和HDS2以下逻辑运算: [NOT ( HDS1 XOR HDS2 ) ]或HCS 。
P = 1 / CPU时钟频率纳秒。例如,在250 MHz的运行部件时,使用P = 4纳秒。
§
HCS使HRDY和HRDY始终为低电平时, HCS高。其中, HRDY去当HCS瀑布高的情况下表示HPI正忙
完成前面的HPID读或写有自动增量。
确保外部主机满足C6711C器件的时序规格。延迟或缓冲液,可能需要补偿任何定时
不同之处。 IBIS分析应该用于正确地建模的系统接口。
#
在一个HPID读这个参数被使用。在上HSTROBE的下降沿的第一半字传送的开始, HPI的发送
要求对EDMA内部地址产生硬件和HRDY保持高电平,直到EDMA内部地址产生硬件负载
所请求的数据到HPID 。
||
此参数是HPID写或读自动递增的第二个半字后使用。 HRDY仍然很低,如果访问是不是HPID写
或自动增量阅读。读取或写入HPIC或HPIA不影响HRDY信号。
100
邮政信箱1443
休斯敦,得克萨斯州77251-1443