
TMS320C6711 , TMS320C6711B , TMS320C6711C , TMS320C6711D
浮点数字信号处理器
SPRS088L
1999年2月
经修订的2004年5月
复位时序[ C6711C / 11D ] (续)
第1阶段
CLKIN
ECLKIN
1
RESET
2
内部复位
内部SYSCLK1
内部SYSCLK2
内部SYSCLK3
3
6711C
ECLKOUT
§
4
第2阶段
第3阶段
6711D ECLKOUT
§
6711C
CLKOUT2
§
5
6
6711D CLKOUT2
§
7
CLKOUT3
9
EMIF
组
10
11
12
Z基团2
引导和设备
配置引脚
8
2
2
2
2
14
EMIF低
组
Z基
1
13
EA [21: 2], ED [ 31:0] ,CE [3:0 ] ,BE [3:0 ] ,ARE / SDCAS / SSADS , AWE / SDWE / SSWE , AOE / SDRAS / SSOE和
HOLDA
EMIF低组组成: BUSREQ
Z基团1组成:
CLKR0 , CLKR1 , CLKX0 , CLKX1 , FSR0 , FSR1 , FSX0 , FSX1 , DX0 , DX1 , TOUT0和TOUT1 。
Z基团2的组成:
所有其他HPI和GPIO信号
引导和器件配置,包括: HD [ 8,4 :3] 。
EMIF Z基团包括:
图44.复位时序[ C6711C / 11D ]
复位第一阶段:
RESET引脚被置位。在此期间,所有内部时钟都在CLKIN运行
频率除以8 。该CPU还运行在CLKIN频率除以8 。
复位第2阶段:
RESET引脚置为无效,但内部复位捉襟见肘。在此期间,所有的内部
时钟在CLKIN频率运行除以8 。该CPU还是在CLKIN频率运行
divide-by-8.
复位阶段3 :
无论是RESET引脚和内部复位被释放。在此期间,所有的内部时钟是
在CLKIN其默认分频的频率下运行。 CPU时钟( SYSCLK1 )在CLKIN运行
频率。外设时钟( SYSCLK2 )在CLKIN频率运行除以2 。 EMIF的内部时钟
源( SYSCLK3 )在CLKIN频率运行除以2 。 SYSCLK3是在ECLKOUT引脚反映
(当EKSRC位= 0 [默认] ) 。 CLKOUT3是在CLKIN频率运行除以8 。
邮政信箱1443
休斯敦,得克萨斯州77251-1443
95