位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第223页 > IDT71V3559S85BQ > IDT71V3559S85BQ PDF资料 > IDT71V3559S85BQ PDF资料1第10页

IDT71V3557 , IDT71V3559 , 128K ×36 , 256K ×18 , 3.3V同步SRAM与
ZBT 功能, 3.3VI / O ,突发计数器和流过输出
商用和工业温度范围
线性突发序列表( LBO = V
SS
)
序列1
A1
科幻RST地址
第二个地址
第三个地址
第四地址
(1)
0
0
1
1
A0
0
1
0
1
序列2
A1
0
1
1
0
A0
1
0
1
0
序列3
A1
1
1
0
0
A0
0
1
0
1
序列4
A1
1
0
0
1
A0
1
0
1
0
5282 TBL 11
注意:
1.当突发序列计数器绕回至其初始状态,并继续计数的完成。
功能时序图
(1)
周期
时钟
地址
(A
0
- A
16
)
(2)
n+29
n+30
n+31
n+32
n+33
n+34
n+35
n+36
n+37
A29
A30
A31
A32
A33
A34
A35
A36
A37
控制
(2)
(R / W , ADV / LD,
BWX )
(2)
C29
C30
C31
C32
C33
C34
C35
C36
C37
数据
I / O [ 0:31 ] , I / O P [ 1 : 4 ]
D/Q28
D/Q29
D/Q30
D/Q31
D/Q32
D/Q33
D/Q34
D/Q35
D/Q36
,
5282 DRW 03
注意事项:
1.这是假设
CEN ,CE
1
,CE
2
和
CE
2
都是真。
2.所有的地址,控制和数据输入时,才需要满足建立时间和保持时间相对于时钟的上升沿。数据输出是有效的时钟到数据之后
从时钟的上升沿延迟。
6.42
10