
CD54HC4017 , CD74HC4017
从哈里斯半导体数据表收购
SCHS200D
1997年11月 - 修订2003年10月
高速CMOS逻辑器件
十进制计数器/除法器10解码输出
描述
的' HC4017是高速硅栅CMOS 5级
约翰逊计数器10的解码输出。每个
解码输出通常是低,依次变高
在10个时钟的从低到高的过渡时钟周期
周期循环。进位( TC )输出转换低到高
经过OUTPUT 10从高至低,可以用在
与时钟一起使能(CE )级联
几个阶段。时钟使能输入禁用
计数状态为高电平时。重设( MR)输入,也
提供了拍摄时的高集中的所有解码
输出,除了“0” ,低。
该器件可驱动多达10个低功率肖特基相当于
负载。
特点
全静态工作
[ /标题
(CD74
HC401
7)
/子
拍摄对象
(高
速度
CMOS
逻辑
DECADE
台面板
缓冲输入
通用复位
正沿时钟
典型F
最大
=在V 50MHz的
CC
= 5V ,C
L
= 15pF的,T
A
= 25
o
C
扇出(整个温度范围内)
- 标准输出。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 10输入通道负载
- 公交驱动器输出。 。 。 。 。 。 。 。 。 。 。 。 。 15输入通道负载
宽工作温度范围。 。 。 -55
o
C至125
o
C
平衡传输延迟和转换时间
显着的功耗相比减少LSTTL
逻辑IC
HC类型
- 2V至6V工作
- 高抗噪性:不适用
IL
= 30%, N
IH
的V = 30 %
CC
在V
CC
= 5V
订购信息
产品型号
CD54HC4017F3A
CD74HC4017E
CD74HC4017M
CD74HC4017MT
CD74HC4017M96
CD74HC4017NSR
CD74HC4017PW
CD74HC4017PWR
TEMP 。 RANGE
(
o
C)
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
包
16 Ld的CERDIP
16 Ld的PDIP
16 Ld的SOIC
16 Ld的SOIC
16 Ld的SOIC
16 Ld的SOP
16 Ld的TSSOP
16 Ld的TSSOP
注:订货时,使用整个零件编号。该SUF网络XES 96
而R表示磁带和卷轴。该SUF科幻X T表示小量
卷轴250 。
引脚
CD54HC4017 ( CERDIP )
CD74HC4017 ( PDIP , SOIC , SOP , TSSOP )
顶视图
5 1
1 2
0 3
2 4
6 5
7 6
3 7
GND 8
16 V
CC
15 MR
14 CP
13 CE
12 TC
11 9
10 4
9 8
注意:这些器件对静电放电敏感。用户应遵循正确的IC处理程序。
版权
2003年,德州仪器
1