
FLEX 10K嵌入式可编程逻辑系列数据手册
f
欲了解更多信息,请参阅下列文档:
s
s
s
s
s
配置设备的APEX & FLEX器件数据表
BitBlaster串行下载电缆数据表
的ByteBlaster并口下载电缆数据表
ByteBlasterMV并口下载电缆数据表
应用笔记59 (配置FLEX 10K器件)
FLEX 10K器件可以被Quartus和MAX + PLUS II支持
开发系统;一个单一的,集成的软件包,提供了原理图,
文本(包括AHDL )和波形设计输入,编译和
逻辑综合,全面的模拟和最坏情况下的时序分析和设备
配置。在Quartus和MAX + PLUS II软件提供
EDIF 2 0 0 3 0 0 , LPM , VHDL , Verilog HDL语言,和其他接口
从其他业界更多的设计输入和仿真支持
标准的PC和UNIX工作站为基础的EDA工具。
在Quartus和MAX + PLUS II软件可以很容易地与普通门
阵列EDA工具综合和仿真。例如,该
MAX + PLUS II软件可以生成的Verilog HDL文件进行仿真
与如Cadence公司的Verilog -XL的工具。此外,在Quartus和
MAX + PLUS II软件包含使用特定于设备的EDA库
功能,如进位链是用以快速反击和
算术函数。例如, Synopsys设计编译器库
在Quartus和MAX + PLUS II开发系统提供
包括被用于FLEX 10K优化DesignWare的功能
体系结构。
在MAX + PLUS II开发系统基于Windows的PC上运行,
孙SPARC工作站, HP 9000系列700/800和IBM RISC系统/ 6000
工作站和Quartus开发系统上运行Windows的
基于PC机和Sun SPARC工作站和HP 9000系列700工作站。
f
实用
描述
见
MAX + PLUS II可编程逻辑开发系统&软件
数据表
了解更多信息。
每个FLEX 10K器件包含一个嵌入式阵列来实现
存储器和专门的逻辑功能,和一个逻辑阵列来实现
一般的逻辑。
嵌入式阵列由一系列EABS的。当实现
存储器的功能,每个EAB提供2048位,这可以被用来
创建:RAM,ROM ,双端口RAM ,或先入先出(FIFO )功能。
当实现逻辑,每个EAB可以贡献100到600门
向复杂的逻辑功能,如乘法器,微控制器,
状态机和DSP功能。 E abs的可独立使用,或
多个EABS可以组合来实现更大的功能。
Altera公司。
7