
第31章电气特性( ( A2 )等级产品)
I
2
C总线模式(Y产品(产品具有片上I
2
C)只)
(T
A
=
40
至+ 125°C ,V
DD
= EV
DD
= AV
REF0
= 3.5 5.5 V , 3.5 V
≤
BV
DD
≤
V
DD
, 3.5 V
≤
AV
REF1
≤
V
DD
, V
SS
= EV
SS
=
BV
SS
= AV
SS
= 0 V ,C
L
= 50 pF的)
参数
符号
普通模式
分钟。
SCL0时钟频率
总线空闲时间
(启动和停止条件之间)
保持时间
注1
高速模式
分钟。
0
1.3
马克斯。
400
单位
马克斯。
100
f
CLK
t
BUF
<104>
0
4.7
千赫
s
s
s
s
s
s
s
ns
ns
ns
t
高清: STA
t
低
t
高
t
SU : STA
<105>
<106>
<107>
<108>
<109>
4.0
4.7
4.0
4.7
1000
300
400
0.6
1.3
0.6
0.6
0
注2
0.9
注3
SCL0时钟低电平宽度
SCL0时钟高电平宽度
用于启动/重新启动建立时间
条件
数据保持时间
CBUS兼容
主
我C模式
数据建立时间
SDA0和SCL0信号的上升时间
SDA0和SCL0信号的下降时间
停止条件的建立时间
尖峰脉冲宽度由抑制
输入滤波器
每个总线电容负载
2
t
高清: DAT
5.0
注2
0
t
苏: DAT
t
R
t
F
t
苏: STO
t
SP
<110>
<111>
<112>
<113>
<114>
250
4.0
100
注4
注5
20 + 0.1Cb
20 + 0.1Cb
0.6
0
300
300
50
注5
s
ns
Cb
400
pF
注意事项1 。
在启动状态下,第一个时钟脉冲后的保持时间产生的。
2.
该系统需要最小的300纳秒内保持时间为SDA0信号(在V
IHmin 。
SCL0的
信号),以占据在SCL0的下降沿的未定义区域。
3.
如果系统不延长SCL0信号为低电平保持时间(t
低
) ,只有最大数据保持时间
(t
HD
:
DAT
)需要满足。
4.
在高速模式下我
2
C总线可以在正常模式下使用我
2
C总线系统。在这种情况下,将高
速度模式的IC总线,使其满足以下的条件。
如果系统不延长SCL0信号的低电平状态保持时间:
t
SU
:
DAT
≥
250纳秒
如果系统扩展了SCL0信号的低电平状态保持时间:
发送以下数据位到SDA0线之前SCL0线释放(T
R最大。
+ t
苏: DAT
= 1000
+ 250 = 1250 NS :普通模式我
2
C总线规范) 。
5.
CB :一条总线的总电容(单位: pF)的
2
832
用户手册U16890EJ1V0UD