
IDT72V3686 / 72V3696 / 72V36106 3.3V CMOS三路BUS SyncFIFO
TM
具有总线匹配16,384 ×36× 2 , 32768 ×36× 2 , 65 , 536 ×36
商业级温度范围
信号说明
MASTER RESET ( MRS1 ,
MRS2)
上电后,主复位操作必须通过提供执行
一个低脉冲
MRS1
和
MRS2
同时。此后, FIFO1
该IDT72V3686内存/ 72V3696 / 72V36106经历了一个完整的复位
通过利用其关联的主复位( MRS1 )输入低电平至少四端口
A时钟( CLKA )和四端口B时钟( CLKB )低到高的转变。该
FIFO2内存经历了一个完整的复位,采取了相关的主
复位( MRS2 )输入低电平至少四端口A时钟( CLKA )和四端口
C时钟( CLKC )低到高的转变。主复位输入可切换
异步时钟。主复位初始化相关的读取和
写指针的存储器的第一位置,并强制全/输入准备
标志( FFA / IRA ,
FFC / IRC )
低,空/输出Ready标志( EFA / ORA ,
EFB /
ORB )低,则几乎空标志( AEA ,
AEB )
LOW和几乎满标志
( AFA ,
AFC )
HIGH 。主复位也迫使相关的邮箱标志
(MBF1,
MBF2)
平行邮箱注册HIGH 。一个主复位后,
FIFO的满/输入就绪标志设置后,两个写时钟周期的高电平。然后,
FIFO准备好要被写入。
在FIFO1主复位由低到高的跳变( MRS1 )输入锁存器
大端( BE )输入确定的顺序由字节的值
通过端口B和C.转移,也锁定了该标志中选择值
( FS0 , FS1和FS2 )输入,选择几乎完全和几乎空
偏移和编程方法。
在FIFO2主复位( MRS2 )由低到高的跳变清除标志
胶印FIFO2 ( X2 , Y2 )的寄存器。在FIFO2由低到高的跳变
主复位( MRS2 )连同FIFO1主复位输入( MRS1 )
锁存大端( BE )输入的端口B和C ,也锁存值
的标志选择( FS0 , FS1和FS2 )的投入选择Almost-值
完全和几乎空偏移和编程方法(详见表
1,
国旗编程,
和几乎空和几乎满标志的偏移编程
明节) 。有关主复位时序图中可以找到
图4和图5 。
需要注意的是MBC必须在主复位高(至
FFA / IRA
和
FFC /
IRC变为高电平) 。工商管理硕士和MBB的"don't care"输入
1
在主复位。
部分复位( PRS1 ,
PRS2)
这些设备的FIFO1存储器经历有限复位通过采取其
相关部分复位( PRS1 )输入低电平至少四端口A时钟( CLKA )
和四端口B时钟( CLKB )低到高的转变。该FIFO2内存
通过采取与其相关的部分复位( PRS2 )输入经过有限复位
低至少四端口A时钟( CLKA )和四端口C的时钟( CLKC ) LOW-
到高的转变。在RTM引脚必须在局部复位时为低电平。
该部分复位输入端可以异步切换到时钟。局部复位
初始化内部读写指针和强制全双工/输入就绪
标志( FFA / IRA ,
FFC / IRC )
低,空/输出Ready标志( EFA / ORA ,
EFB /
ORB )低,则几乎空标志( AEA ,
AEB )
低,而且几乎满标志
( AFA ,
AFC )
HIGH 。局部复位也迫使邮箱标志( MBF1 ,
MBF2)
平行邮箱注册HIGH 。在部分复位时,FIFO的满/输入
准备好标志设置后,两个写时钟周期高。
无论标志偏移,编程方法(并行或串行) ,和时间
模式( FWFT或IDT标准模式),这在当时是部分当前选择
重新启动,这些设置将在完成后保持不变
复位操作。局部复位可能的情况下,其中重编程是有用的
下一个主复位先进先出会带来不便。参见图6和图7
对于部分复位时序图。
转发( RT1 ,
RT2)
这些设备的FIFO1存储器通过取经受重传其
相关的重传( RT1 )输入低电平至少四端口A时钟( CLKA )
和四端口B时钟( CLKB )低到高的转变。重发
初始化FIFO1的读指针到第一存储器位置。
该FIFO2内存采取了相关经历了重传
重发( RT2 )输入低电平至少四端口A时钟( CLKA )和四端口
C时钟( CLKC )低到高的转变。重发初始化读
FIFO1的指针,所述第一存储器位置。
在RTM引脚必须重传时的历史最高水平。需要注意的是
RT1input
被多路复用的
PRS1
输入时, RTM引脚的确定状态
是否该引脚进行重传或部分复位。此外,该
RT2输入
is
与复用功能的
PRS2
输入的RTM管脚的状态来确定是否这
引脚进行重传或部分复位。参见图30 ,31,32和33,用于
重发的时序图。
大端/第一个字告吹( BE / FWFT )
- ENDIAN选择
这是一个双重目的的销。在主复位的时候, BE选择功能
是活动的,允许BIG-或little-endian字节排列数据的选择
从端口B写入端口C或读取该选项决定由哪个订单
数据的字节(或字)是通过这些端口传送。对于以下
插图,注意,两个端口B和C被配置为具有一个字节(或一个
字)总线宽度。
在BE / FWFT输入一个高电平时主复位( MRS1 ,
MRS2)
输入
去从低到高将选择大端安排。当数据是
从端口A的方向移动到B口的,最显著字节(字)
长字写入端口A会从B口第一次被读取;所述至少显著
长字写入端口A的字节(字)将从端口B最后读取。当
数据从端口C的方向移动到端口A ,字节(字)写入
端口C将首先从A口读作长的最显著字节(字)
字;写入端口C的字节(字)最后将从A口读为最低
显著的长字的字节(字) 。
一个低电平的BE / FWFT输入时的主复位( MRS1 ,
MRS2)
输入
去从低到高将选择小端的安排。当数据是
从端口A的方向移动到B口的,最显著字节(字)
长字写入端口A会从B口第一次被读取;最显著
长字写入端口A的字节(字)将从端口B最后读取。当
数据从端口C的方向移动到端口A ,字节(字)写入
端口C将首先从A口读作长的最显著字节(字)
字;写入端口C的最后一个字节(字)将从A口被解读为最
显著的长字的字节(字) 。请参考图2和图3为例证
的是函数。参见图4 ( FIFO1主复位)和5 ( FIFO2主
复位)的尾段选择时序图。
- 定时模式选择
主复位后, FWFT选择功能是可用的,允许选择
IDT标准模式或第一道尔:两种可能的时序模式之间
通过( FWFT )模式。一旦主复位( MRS1 ,
MRS2)
输入为高电平时,
在CLKA的下一个低到高的跳变的BE / FWFT输入高电平
(为FIFO1 )和CLKC (为FIFO2 )将选择IDT标准模式。此模式
使用空标志功能(全民教育,
EFB )
来指示是否存在
任何词出现在FIFO存储器。它采用了全旗的功能( FFA ,
FFC )
以指示FIFO存储器是否具有用于写入任何自由空间。
注意:
1.无论是高或低,可应用于"don't care"输入没有改变FIFO的逻辑操作。不过,输入,暂时"don't care" (连同未使用
输入)不能悬空,而它们必须是高还是低。
11