
IDT72281/72291
CMOS SuperSync FIFO 65,536 ×9和131,072 ×9
商业和工业
温度范围
有效的输出。
OR
在RCLK低到高的过渡保持低电平
该转移的最后一个字从FIFO存储器的输出。
OR
云
HIGH只有一个真正的读(与RCLK
任
= LOW ) 。以前的数据
停留在输出,显示的最后一个字被读出。进一步的数据读取
被禁止,直到
OR
再次变低。参见图10 ,
读时序
( FWFT模式) ,
的相关定时信息。
EF /或
是同步和更新在RCLK的上升沿。
在IDT标准模式,
EF
是一个双寄存器缓冲输出。在FWFT
模式,
OR
是一个三寄存器缓冲输出。
可编程几乎满标志( PAF )
可编程几乎满标志( PAF)会当FIFO变低
达到几乎满状态。在IDT标准模式下,如果没有读操作
复位后(MRS )进行,
PAF
会后低(D - M)的话是
写入FIFO 。该
PAF
将变为低电平后( 65,536米)写的
IDT72281和( 131,072米)写的IDT72291 。偏移“m”为所述
全偏移值。默认设置此值的脚注说明
表1中。
在FWFT模式,则
PAF
后( 65,53米)将变为低电平写的
IDT72281和( 131073 -m)的写入为IDT72291 ,其中m是满
偏移值。默认设置此值的脚注说明
表2中。
参见图18 ,
可编程几乎满标志时序( IDT标准
和FWFT模式) ,
的相关定时信息。
PAF
是同步和更新在WCLK的上升沿。
可编程几乎空标志( PAE )
可编程几乎空标志( PAE)将当FIFO变低
到达几乎空状态。在IDT标准模式,
PAE
会
低时,有在FIFO少n个字或。偏移“ n”是
清空偏移值。默认设置此值在脚注中说明
表1中。
在FWFT模式,则
PAE
将变为低电平时,存在n + 1个字以内
在FIFO中。默认设置此值的脚注说明
表2中。
参见图19 ,
可编程几乎空标志时序( IDT斯坦
准和FWFT模式) ,
的相关定时信息。
PAE
是同步和更新在RCLK的上升沿。
半满标志( HF )
这个输出表明一个半满的FIFO。上升WCLK优势,填补了
FIFO超过半满套
HF
低。该标志将保持低电平,直到存在差
写之间ENCE指针和读指针变为小于或等于
一半的装置的总深度;上升RCLK边的完成
这种情况下套
HF
高。
在IDT标准模式下,如果没有读复位后执行(MRS或
PRS ) , HF
之后将变为低电平(D / 2 + 1)写入到FIFO中,其中D = 65536
为IDT72281和131,072的IDT72291 。
在FWFT模式中,如果没有读取复位之后执行( MRS或
PRS ) , HF
将变为低电平后(D -1/2 + 2),写入到FIFO中,其中D = 65537的
IDT72281和131073的IDT72291 。
参见图20 ,
半满标志时序( IDT标准和FWFT模式) ,
的相关定时信息。因为
HF
由两个RCLK更新
和WCLK ,它是异步的考虑。
数据输出(Q
0
-Q
8
)
(Q
0
- Q
8
)是9位宽度的数据的数据输出。
14