添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第229页 > MC14555 > MC14555 PDF资料 > MC14555 PDF资料2第5页
互补输出。所述第二放大器的输出端
可以在内部连接到发射器的输入反
通过将LB琼脂引脚为高电平混叠滤波器。电源上午
plifiers可以驱动300不平衡
负载或平衡
600
负荷;它们可以被断电独立的
通过捆绑的VPI引脚连接到VBB休息的芯片。
钟表大师
由于编解码器的滤波器的设计有单个DAC architec-
TURE ,只有一个主时钟使用。在正常操作中(既
帧同步时钟),则MCLKX作为主
时钟,无论MCLKR / PDN引脚是否超频
或低。同样如此,如果部件是在发射半通道
模式(时钟FSX , FSR保持低电平) 。但是,如果编码解码器滤波器是
在接收半通道模式,与FSR时钟和FSX
保持为低, MCLKR用于内部主时钟,如果它是
时钟;如果MCLKR低,那么MCLKX仍用于
内部主时钟。由于只有一个主时钟是
在任何给定的时间使用时,它们不必是同步的。
主时钟频率必须是1.536兆赫,
1.544兆赫,或2.048兆赫。频率的codec-
过滤预期取决于部件是否是穆律或
一个A -法的一部分,并在BCLKR / CLKSEL引脚的状态。
可允许的选项显示在表1中。当一水平
(而不是一个时钟)提供了一种用于BCLKR / CLKSEL , BCLKX
被用作比特时钟对发送和接收。
表1.主时钟频率的测定
主时钟频率预期
BCLKR / CLKSEL
时钟,1或打开
0
MC145554/64
1.536兆赫
1.544兆赫
2.048兆赫
MC145557/67
2.048兆赫
1.536兆赫
1.544兆赫
其余的PCM码字的7位。对D X和TS X输出
却将返回到一个高阻抗状态上的下降沿
第八个比特时钟或FS X的下降沿,取
谈到以后。接收PCM字同步,D R上
8个下降BCLK 边缘以下的FSR上升沿。
对于短帧同步操作时,帧同步脉冲
必须是一个位时钟周期长。在第一个BCLK X上升
边之后BCLK X的下降沿已锁存的FS X高,
DX和TS X输出使能,符号位为压力
对BCLK X时钟ented对D-十,未来七年上升沿
出PCM字的其余7比特;在第八
BCLK X下降沿, DX和TS X输出返回到高
阻抗状态。关于第二个下降沿BCLK 边缘后续
荷兰国际集团的FS 上升沿,将接收到的符号位被移入
R.未来七年BCLK 下降沿时钟的重新
maining接收PCM字的7位。
表2示出了发射和重新的编码格式
人为对象PCM字。
半通道模式
除了正常的全双工操作模式中,这些
编解码器,过滤器可于发工作,并接受半
信道模式。发送半通道模式是由输入
拿着FS 低。在VF R 0输出到模拟地
但仍处于低阻抗状态(以便于混合动力
接口) ;于,D R的PCM数据将被忽略。控股FS X低,而
时钟FSR在接收半通道把这些设备
模式。在这种状态下,传动输入运算放大器
继续工作,但发送电路的其余部分是
禁用;对D X和TS X输出保持在一个高阻抗
ANCE状态。 MCLK R被用作内部主时钟,如果它是
时钟。如果MCLK R为不定时,然后MCLK X被用于
内部主时钟,但在这种情况下,它应该被同步
异步的与FS R.如果BCLK R的不打卡, BCLK X会
用于接收数据,就像在全频道operat-
荷兰国际集团模式。在只接收半通道模式,长度
在FS - [R脉冲被用来确定是否短帧
同步或长帧同步时序用于灾难恢复。
掉电
同时持有FS X和FS 低会导致部分进入
掉电状态。掉电发生约
被接收的最后帧同步脉冲之后2毫秒。另一种可供选择
略去的方式把在掉电这些设备是拿
MCLK R / PDN引脚为高电平。当芯片断电时,该
DX , TS X和GS X输出为高阻时, VF RO ,
VPO-和VPO +运算放大器的偏置与一
涓流电流,从而使它们各自的输出保持稳定
在模拟地。到芯片返回到加电状态,
MCLK的R / PDN必须是低或时钟和所述至少一个
帧同步脉冲必须存在。对D X和TS X输出
将保持在高阻抗状态,直到第二FSX
上电后的脉冲。
帧同步信号和数字I / O
这些编解码器,过滤器可以同时容纳的行业
标准时间格式。长帧同步模式
使用摩托罗拉的MC145500家族的编解码器和所述
UDLT系列数字环路收发器。短帧
同步模式与兼容的IDL (片间的数字链接)
在摩托罗拉的ISDN的家庭,以及其他用于串行格式
公司在其电信设备。这些
编解码器 - 过滤器使用同步的发射帧的长度(FSX )
以确定的时间格式为发送和接收
除非该部分工作在接收半通道
模式。
在长帧同步模式下,帧同步脉冲
必须至少是3位的时钟周期长。对D X和TS X
输出由FS X和的逻辑与运算使能
BCLK X;当两者都高时,符号位出现在DX
输出。对BCLK X时钟在未来七年上升沿出
表2. PCM数据格式
μ律( MC145554 / 64 )
水平
+满量程
+零
=零
=满量程
签位
1
1
0
0
弦位
000
111
111
000
步骤位
0000
1111
1111
0000
签位
1
1
0
0
A律( MC145557 / 67 )
弦位
010
101
101
010
步骤位
1010
0101
0101
1010
摩托罗拉
MC145554MC145557MC145564MC145567
5

深圳市碧威特网络技术有限公司