
集成
电路
系统公司
ICS9341
133MHz的时钟发生器和缓冲器集成为PowerPC
概述
该
ICS9341
生成所需的高速时钟的所有
的PowerPC RISC微处理器系统。在生成的时钟
相位与外部参考频率。
扩频可以通过驱动SS_EN销被启用
活跃的。扩频通常由8分贝降低系统的EMI
至10dB 。这简化了EMI认证,而不诉诸
电路板设计迭代或昂贵的屏蔽。该
ICS9341
采用专有的闭环设计,紧密
控制散布在处理的比例和
的温度变化。
特点
生成下面的系统时钟:
- 4 - CPUA ( 3.3V ,高达133MHz的)
- 4 - CPUB ( 3.3V ,高达133MHz的)
- 8 - PCI ( 3.3V , 33.3MHz )
- 1 -OUT ( 3.3V , 64MHz的)
- 1 -OUT / 2 ( 3.3V , OUT / 2MHz的)
- 2 -REF ( 3.3V , 14.318MHz )
高达133MHz的频率支持。
停止的时钟电源管理
扩频电磁干扰控制
± 0.25 %传播中心
歪斜的特点:
- CPU - CPU : <350ps
- CPU - PCI : <500ps
- PCI - PCI : <500ps
框图
X1
X2
OSC
/4
2
4
REF (0: 1)
CPUCLKA ( 1:4)
/2
PLL
传播
SPECTRUM
C
o
n
t
r
o
l
引脚配置
GNDREF
X1
X2
VDDpci
PCICLK1
PCICLK2
PCICLK3
PCICLK4
GNDPCI
GNDCPUB
CPUB1
CPUB2
CPUB3
CPUB4
VDDCPUB
VDDpci
PCICLK5
PCICLK6
PCICLK7
PCICLK8
FS0
FS1
*OUT_SEL0
GNDPCI
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
REF1
REF0
VDDref
CPUA1
CPUA2
SS_EN
GNDCPUA
OUT_SEL1*
PD #
VDDCPUA
CPUA3
CPUA4
CPUB_STOP # **
VDDD
VDDOUT
OUT
OUT/2
GNDOUT
GNDA
GNDD
N / C
N / C
* PCI_STOP #
VDDA
停止
4
CPUCLKB ( 1:4)
CPUB_STOP #
OUT_SEL (0: 1)
PCI_STOP #
SS_EN
/3
PLL2
/6
/5
/2
PD #
OUT/2
/4
/5
/6
/8
停止
8
PCICLK ( 1:8)
电源组:
VDDREF , GNDREF = REF时, X1,X2
GNDPCI , VDDPCI = PCICLK
VDD66 , GND66 = 3V66
VDD48 , GND48 = 48MHz的
VDDCOR , GNDCOR = PLL内核
VDDLCPU / 2 , GNDLCPU / 2 = CPU / 2
VDDLIOAPIC , GNDIOAPIC = IOAPIC
48引脚SSOP
的120K *内部上拉电阻到3.3V的
显示输入
**的120K内部下拉电阻到GND
上指示输入。
9341修订版A 99年10月12日
ICS保留随时修改中确定的设备数据的权利
本出版物,恕不另行通知。 ICS建议其客户
获取所有设备数据的最新版本,以确认任何
信息正在依靠由客户是最新和准确。
ICS9341
OUT