添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第2781页 > MC33982PNA/R2 > MC33982PNA/R2 PDF资料 > MC33982PNA/R2 PDF资料2第15页
飞思卡尔半导体公司
系统/应用程序信息
介绍
该33982是自保护的硅2.0 mΩ的高侧开关
用于替代机电式继电器,保险丝,和离散
设备在电源管理应用。在33982的
设计用于恶劣的环境,它包括自我恢复
功能。该装置适用于负载具有高浪涌
电流,以及电机和所有类型的电阻和
感性负载。
编程,控制和诊断通过实施
串行外设接口( SPI ) 。专用并行输入
可用于备用和脉冲宽度调制(PWM)的
控制输出。 SPI可编程故障跳闸阈值
允许该设备被调整为最佳性能
应用程序。
的33982封装在功率增强的12×12的PQFN
封装,带有裸标签。
功能说明
飞思卡尔半导体公司...
SPI协议说明
SPI接口有一个全双工,三线同步
数据传输有四个I / O与它相关联的线:串行时钟
( SCLK ) ,串行输入( SI ) ,串行输出( SO )和片选
(
CS
).
在33982的SI / SO端子按照先入先出
( D7 / D0 )协议与输入和输出的字传递
最显著位( MSB)开始。所有的输入都是兼容
与5.0 V CMOS逻辑电平。
在SPI线执行以下功能:
串行时钟( SCLK)
在SCLK端时钟的内部移位寄存器
33982设备。串行输入端( SI)的接收数据进
在SCLK信号的下降沿输入移位寄存器
而串行输出端( SO )的数据转移出的信息
在SCLK信号的上升沿SO线驱动程序。这是
重要的是,在SCLK终端处于逻辑低状态
每当
CS
做任何过渡。出于这个原因,它是
建议在SCLK终端处于一个逻辑[0]的状态
只要设备不被访问(
CS
逻辑[1]的状态) 。 SCLK
有一个内部上拉下来,我
DWN
。当
CS
是逻辑[1],信号处
在SCLK和SI终端被忽略,所以是三态
(高阻抗) 。 (见
图7
图8
第16页)
串行接口( SI )
这是一个串行接口(SI)的命令数据输入端。 SI
指令被读取在SCLK的下降沿。一个8位的数据流
串行数据所需的SI终端上,从D7到
D0 。在33982中的内部寄存器被构造和
用一个4位的寻址方案来控制,如图中
表1
第16页寄存器寻址和配置
在描述
表2
第17页的SI输入具有内部上拉
下来,我
DWN
.
串行输出( SO )
所述SO终端是从移位三态输出一个
注册。所述SO终端保持在高阻抗状态
直到
CS
终端被放入一个逻辑[0]的状态。所谓数据
能够报告输出状态,该装置的
配置,并重点投入的状态。所谓终端
的状态改变,在SCLK的上升沿和读出的
SCLK下降沿边缘。故障和输入状态的描述是
在提供
表8
第19页。
片选( CS )
CS
终端实现与主站通讯
微控制器(MCU ) 。当该终端在逻辑[ 0 ]的状态,
该装置能够将信息传送到的和
接收来自所述微控制器的信息。在33982锁存器中的数据
从输入移位寄存器,以对被寻址的寄存器
上升沿
CS
。从设备传输的状态信息
动力输出到移位寄存器上的下降沿
CS
.
所谓输出驱动器时启用
CS
是逻辑[0]。
CS
从一个逻辑[1]至逻辑过渡[0]仅状态时SCLK为
一个逻辑[0]。
CS
有一个内部上拉,我
UP
.
摩托罗拉模拟集成电路设备数据
欲了解更多有关该产品,
转到: www.freescale.com
33982
15

深圳市碧威特网络技术有限公司