
CMOS ,微处理器兼容,为5μs /为10μs , 8位ADC
MX7575/MX7576
时序特性(注5 )
(V
DD
= +5V, V
REF
= 1.23V , AGND = DGND = 0V )。
T
A
= +25°C
参数
CS
to
RD
建立时间
RD
to
忙
传播时间
数据访问时间后,
RD
RD
脉冲宽度
CS
to
RD
保持时间
数据访问时间后,
忙
数据保持时间
忙
to
CS
延迟
符号
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
(注6 )
(注7 )
10
0
(注6 )
100
0
80
80
10
0
条件
民
0
100
100
100
0
80
80
10
0
所有
最大
0
100
100
120
0
100
100
民
T
A
= T
民
给T
最大
J / K / A / B
最大
民
0
120
120
S / T
最大
ns
ns
ns
ns
ns
ns
ns
ns
单位
注5 :
在+ 25°C时序规范样本测试,以确保合规性。所有的输入控制信号与指定
t
r
= t
f
= 20ns的(10 %90%的+ 5V)和从1.6V的电压电平的定时。
注6 :
t
3
和T
6
测量与图1的负载电路并且被定义为跨越0.8V或2.4V所需的输出的时间。
注7 :
t
7
被定义为当加载的图2的电路来改变0.5V所需的数据线的时间。
______________________________________________________________Pin说明
针
DIP / SO
1
2
PLCC
2
3
名字
CS
RD
功能
片选输入。
CS
必须是低的设备将被选择或识别
RD
输入。
读取输入。
RD
必须为低来访问数据。
RD
也用于启动转换。见
微处理器接口
部分。
3
4
TP
测试点。连接到V
DD
.
(MX7575)
模式
模式输入。 MODE =低电平时, ADC到它的异步转换模式。模式必须
( MX7576 )连接到高电平为同步变换模式与ROM接口模式。
忙
CLK
D7
D6, D5
DGND
D4–D1
D0
AGND
艾因
REF
V
DD
北卡罗来纳州
忙
输出。
忙
变低指示转换开始。
忙
去高表示
转换结束。
外部时钟输入/内部振荡器引脚为频率设定RC元件。
三态数据输出,第7位( MSB )
三态数据输出,位6和5
数字地
三态数据输出,位4-1
三态数据输出,位0 ( LSB )
模拟地
模拟输入。 0V至2V
REF
输入范围。
参考输入。 + 1.23V有名无实。
电源电压。 + 5V标称。
无连接
4
5
6
7, 8
9
10–13
14
15
16
17
18
—
5
6
7
8, 9
10
12–15
16
17
18
19
20
1, 11
4
_______________________________________________________________________________________