
ST7265x
I / O端口
(续)
图35. I / O端口一般框图
注册
ACCESS
备用
产量
1
V
DD
0
备用
启用
DR
P- BUFFER
(见下表)
引体向上
(见下表)
V
DD
DDR
引体向上
CON组fi guration
如果实施
或SEL
n缓冲
DDR SEL
CMOS
施密特
TRIGGER
类似物
输入
二极管
(见下表)
PAD
OR
外
打断
源(EI
x
)
表12. I / O端口模式选项
配置模式
输入
带/不带浮中断
拉带/不带中断
推挽
漏极开路(逻辑电平)
真正的开漏
引体向上
关闭
On
关闭
NI
P- BUFFER
关闭
On
关闭
NI
On
On
二极管
到V
DD
到V
SS
产量
图例:
NI - 未实现
关 - 实现未激活
上 - 执行和激活
注意:
二极管到V
DD
没有在真正的开漏焊盘实现。之间的本地保护
垫和V
SS
被实现,以防止正应力的装置。
数据总线
DR SEL
备用
输入
从
其他
位
极性
选择
NI (见注)
51/166
1