位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第589页 > TLC320AD58CDW > TLC320AD58CDW PDF资料 > TLC320AD58CDW PDF资料1第9页

2详细说明
Σ-Δ转换器允许简单的抗混叠外部滤波。典型地,一阶RC滤波器是
足够了。
2.1
2.1.1
断电和复位功能
掉电
掉电状态是由一个独立的数字和模拟断电。功率消耗
每一个在电气特性一节详细说明。
数字电源关闭模式关闭数字滤波器和时钟发生器。所有的数字输出设置
到无效状态的水平。当数字电源关闭终端拉了设备的高,正常运行
被启动。在从模式下,转换过程中必须同步到LRCLK端子作为输入
以及起SCLK端子。因此,不启动转换过程,直到第一上升沿
无论SCLK和LRCLK检测后DigPD被拉高。此同步的转换周期;所有
转换为固定利率LRCLK [ MCLK / 256 ( CMODE低)或MCLK / 384 ( CMODE高) ]进行
之后的初始同步。在数字电源关闭终端带来了高,数字输出
过滤器保持为50 LRCLK周期无效[参见图2-1 (a)和2-1 ( b)段] 。
在主控模式下, LRCLK为输出;因此,在转换过程中会启动基于内部定时。
出现了第一个有效数据,如图2-1 ( c)所示。
模拟掉电模式下禁用模拟调制器。单个位调制器的输出成为
无效这使得数字滤波器无效的输出。当模拟断电终端
带来了高,调制器重新联机;然而,该数字滤波器的输出要求50
LRCLK周期有效的结果。
2.1.2
复位功能
未启动转换过程,直到两个SCLK和LRCLK的第一上升沿后检测
DigPD被拉高。此同步的转换周期;所有的转换都是在一个固定的LRCLK进行
速率MCLK / 256 ( CMODE低)或MCLK / 384 ( CMODE高)初始同步后。
2–1