位置:首页 > IC型号导航 > 首字符H型号页 > 首字符H的型号第313页 > HYS72D16000GR-7-A > HYS72D16000GR-7-A PDF资料 > HYS72D16000GR-7-A PDF资料1第20页

HYS72D[16000/32001]GR-[7/8]-A
注册DDR SDRAM模块
SPD内容
4
表11
BYTE #
SPD内容
SPD码
描述
128MB
x72
1rank
–7
(十六进制) 。
128
256
DDR -SDRAM
12
10/11
1
×72
0
SSTL_2.5
0.75纳秒/ 0.8纳秒
ECC
自刷新15.6毫秒
×8/×4
na
80
08
07
0C
0A
01
48
00
04
70
75
02
80
08
08
01
128MB
x72
1rank
–8
(十六进制) 。
80
08
07
0C
0A
01
48
00
04
80
80
02
80
08
08
01
256MB
x72
1rank
–7
(十六进制) 。
80
08
07
0C
0B
01
48
00
04
70
75
02
80
04
04
01
256MB
x72
1rank
–8
(十六进制) 。
80
08
07
0C
0B
01
48
00
04
80
80
02
80
04
04
01
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
SPD的字节数
在串行PD总字节
内存类型
行地址数
列地址数
DIMM银行数量
模块数据宽度
模块数据宽度(续)
模块接口电平
访问时间从时钟在
CL = 2.5
DIMM配置
刷新率/类型
SDRAM宽度,主
错误检查SDRAM数据
Witdh
SDRAM的周期时间在CL = 2.5纳秒7 /8纳秒
最小时钟延迟背景
t
CCD
= 1 CLK
到后随机列
地址
突发长度支持
SDRAM银行数量
支持CAS潜伏期
CS潜伏期
WE潜伏期
SDRAM DIMM模块
ATTRIBUTES
SDRAM器件的属性:
一般
分钟。时钟周期的CAS
延时= 2
访问时间从时钟为
CL = 2
最小时钟周期时间为
CL = 1.5
访问时间从时钟在
CL = 1.5
2,4 & 8
4
CAS延时= 2 & 2.5
CS延迟= 0
写延时= 1
注册
同时汽车
预充电
7.5纳秒/ 10纳秒
0.75纳秒/ 0.8纳秒
不支持
不支持
16
17
18
19
20
21
22
23
24
25
26
0E
04
0C
01
02
26
C0
75
75
00
00
0E
04
0C
01
02
26
C0
A0
80
00
00
0E
04
0C
01
02
26
C0
75
75
00
00
0E
04
0C
01
02
26
C0
A0
80
00
00
数据表
20
牧师1.04 , 2004-01
10282003-ROLI-0GQ8